基于 PLD 及FPGA 的頻率與相位測量系統設計與實現 | |
所屬分類:解決方案 | |
上傳者:chenyy | |
文檔大小:427 K | |
標簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:本測量系統由頻率相位測量儀和DDS 雙路移相信號發生器兩部分組成。頻率相位測量由Altera EPM7128S84 CPLD 完成,雙路移相信號發生器由Cyclone EP1C3T144 FPGA 實現,其輸出信號頻率與相位可由用戶預置,以LCD顯示預置值。系統測試表明頻率測量精度為0.01Hz,相位測量精度為0.35°,人機接口友好,測量系統穩定可靠。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2