基于FPGA的正弦信號發生器設計 | |
所屬分類:解決方案 | |
上傳者:aet | |
文檔大小:245 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了一種基于FPGA的正弦信號發生器的系統設計.采用直接數字頻率合成技術(DDS)借助8位高速數模轉換器件DAC908輸出正弦信號,進一步通過低通濾波器還原,由末級功放輸出驅動50歐姆負載.在改進的DDS算法結構基礎上,系統的復雜度降低,更趨于模塊化,產生的波形頻率更準確,且輸出信號范圍為DC到10MHz,頻率分辨率達到0.1Hz.性能測試結果表明,該系統可靠,快速,輸出信號的頻率具有高精度,高穩定度. | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2