基于FPGA流水線分布式算法的FIR濾波器的實現 | |
所屬分類:技術論文 | |
上傳者:aet | |
文檔大小:336 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:提出了一種采用現場可編程門陣列器件(FPGA)并利用窗函數法實現線性FIR數字濾波器的設計方案,并以一個十六階低通FIR數字濾波器電路的實現為例說明了利用Xilinx公司的Virtex-E系列芯片的設計過程。對于在FPGA中實現FIR濾波器的關鍵——乘加運算,給出了將乘加運算轉化為查找表的分布式算法。設計的電路通過軟件進行了驗證并進行了硬件仿真,結果表明:電路工作正確可靠,能滿足設計要求。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2