摘?要:分析了進行功耗限制" title="功耗限制">功耗限制條件下怎樣得到低噪聲放大器的最優噪聲,并就阻抗匹配" title="阻抗匹配">阻抗匹配及小信號電壓增益進行了詳細討論。介紹了采用0.25um CMOS工藝設計的工作在2.4GHz頻率下的全集成低噪聲放大器。模擬結果表明,在2.4GHz工作頻率下,低噪聲放大器的功耗為16mW,正向增益S21可達15dB,反射參數S11、S22分別小于-23dB和-20dB,噪聲系數" title="噪聲系數">噪聲系數NF為2.7dB,三階互調點IIP3為-0.5dB。
關鍵詞:低噪聲放大器? 功耗限制? 噪聲系數? 阻抗匹配
?
?
基于功耗限制的CMOS低噪聲放大器最優化設計" title="優化設計">優化設計.pdf
?
????????????????????????????? 《電子技術應用》2007年第2期
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。