《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 解決方案 > 賽靈思All Programmable抽象化: All Programmable的實現之路

賽靈思All Programmable抽象化: All Programmable的實現之路

2013-05-27

自計算機計算誕生以來,抽象化與自動化已成為設計團隊提高生產力的有力工具。我們細想一下世界上第一臺數字計算機ENIAC,這是1946年受美國軍方委托開發的項目,被預示為“超級大腦”。它能通過編程執行復雜的運算序列。然而,處理編程問題并將其映射至機器的這個過程十分復雜,通常需要數周才能完成。在紙上完成編程后,需要通過操控計算機的開關和線纜將程序輸入ENIAC中,這又需要數天甚至數周時間。然后輔以機器的“單步執行”功能進行驗證和調試。

 

編程抽象化

 

像1972年Dennis Richie在貝爾實驗室開發的C編程語言之類的創新,使實現一種獨立于機器但仍允許程序員對各個信息位行為進行控制的高級編程技術成為可能。由于C語言具有強大的功能和高度的靈活性,最初采用匯編代碼編寫的UNIX操作系統幾乎可以直接用C語言進行重寫。鑒于與UNIX密切相關,加上C自動編譯器的推出,C語言迅速得到推廣,1983年美國國家標準協會(ANSI) 對其進行了標準化。

 

Bjarne Stroustrup 在1978年研究博士論文時就開始研究“C with Classes”,顧名思義就是一種C語言的父集。他的目標是在C語言中加入面向對象的程序設計,同時在不犧牲性能或低級可控性的前提下保持可移植性。1983年,這種語言更名為C++,并新增了一些功能以及更多編譯器支持。

 

硬件抽象化

差不多在相同的時期內,抽象化也正被引入硬件設計方法中。1981年,美國國防部正在開發VHSIC硬件描述語言(VHDL),用以“解決硬件設計生命周期危機”。所提出的要求是:這種語言要具有廣泛的描述功能,在任何仿真器上得出的結果應該是相同的,而且要獨立于技術和設計方法。

 

與此同時,Gateway Design Automation公司開發了一種名為Verilog-XL的邏輯仿真器,后來被Cadence Design Systems公司收購。該語言隨后向公眾推廣,使其他從事電子設計自動化(EDA)公司都能夠用它構建自動化功能。隨著VHDL和Verilog標準化,設計自動化接踵而至。

抽象化推動設計自動化發展

 

基于標準的自動化

 

為了滿足市場要求,設計團隊正在借助軟/硬件設計方法,并利用具有不同抽象化層次的異構并行架構來開發“更智能”系統。行業標準與開源社區的推廣使抽象化自動化成為可能。就硬件加速而言,IP標準正在孕育著真正的即插即用型IP,并促進IP集成自動化發展,從而有助于提高設計人員的設計生產力。

 

對于針對賽靈思All Programmable FPGA和SOC設計的開發團隊而言,這些抽象化成為了提高設計團隊設計生產力的有力工具。Vivado™設計套件配合使用廣泛的第三方操作系統、工具和IP核,可加速All Programmable器件的集成與實現。

Vivado設計套件:IP集成器

 

最新發布的Vivado設計套件提供一種新型IP集成器(IPI),用于實現IP智能集成。IPI提供圖形化、腳本編寫(Tcl)、生成即保證正確(correct-by-construction)、及以IP和系統為中心的設計開發流程。IPI 建立在Vivado集成設計環境的基礎之上,同時具備器件感知與平臺感知功能。這種互動環境支持關鍵IP接口的智能自動連接、IP子系統一鍵式生成、實時DRC以及接口變更傳播功能,而且具備強大的調試功能。

 

 

IPI使設計可以通過“生成即保證正確”的方式完成。設計人員能夠進行接口級抽象化(interface level of abstraction),并可利用廣泛的IP系列。這些IP通過AMBA® AXI4接口提供,存儲在一個開放的行業標準IP-XACT庫中。

 

設計團隊現在可以使用IPI快速組裝復雜的系統。將該工具與其他Vivado功能配合使用,能夠確保設計和IP得到正確配置,因此利用VHDL或Verilog語言提高以上抽象化,從而改善生產力。此外,IPI的內置自動化器件驅動程序以及地址映射生成功能可以消除軟件開發流程中的手動操作步驟。

ALL PROGRAMMABLE 抽象化與自動化

 

Vivado設計套件:高層次綜合

 

傳統的標準軟件抽象化現在也被用于硬件開發。很多開發團隊將C和C的派生語言作為硬件開發的建模語言。主要原因有兩點:這種方法的驗證優勢是RTL仿真的100倍;或者,開發團隊需要對運行在處理器上的算法進行加速。Vivado高層次綜合能使賽靈思All Programmable器件充分滿足C、C++和System C規范要求,從而加速IP的創建。Vivado HLS無需手動創建RTL,同時還能提供快速的設計空間探索。由于能夠提高生產力和設計重用性,這種工具正在得到廣泛應用。

 

賽靈思通過推出最新的Vivado,為具有行業標準的OpenCV庫增添了有效支持。OpenCV可幫助優化運行在處理器(例如Zynq™-7000 All Programmable SoC上的處理)上的智能視頻算法移植到基于硬件的加速器上(該加速器可通過IPI快速集成到異構系統中)。憑借Vivado IPI與HLS系統,設計架構師就可以更加快速地實現復雜的異構系統。

VIVADO設計套件自動化

自動化而非指令性的設計流程

 

根據解決問題的要求不同,開發團隊也會采用基于模型的抽象化。基于模型的流程可提供一系列面向智能視覺、智能網絡應用及其它應用的豐富模型庫。設計團隊可以開發并改善算法,在更高的抽象化級別上充分滿足系統要求,且無需擔心具體的實現細節。然后,基于模型的流程會自動從算法模型中生成用于處理器的C代碼以及RTL代碼。賽靈思與MathWorks®和National Instruments®展開緊密合作,以確保為Zynq-7000 AP SoC設計的實現提供高度自動化和無縫的流程。

 

要想充分發揮All Programmable設計的優勢,主要取決于自動化水平和高層次的抽象化。今天,賽靈思率先推出各種設計方法,能充分應對上述挑戰。賽靈思與其生態系統的聯盟成員共同開發并推出直觀的智能標準化設計流程,可支持開發工作實現自動化(而非指令化),從而在確保性能、功耗或成本優勢的前提下靈活地滿足開發團隊的需求。

未來的自動化:助力軟件和系統設計師

 

賽靈思致力于提供一款系統級異構并行的編程環境,可靈活地利用C/C++等熟悉的當前抽象化技術,并不斷擴展到包括開放計算語言(OpenCL)(基于Eclipse的綜合軟件開發環境)在內的最新抽象化技術。這種環境可提供特定市場的庫,能夠通過采用賽靈思All Programmable器件顯著提高異構系統的驗證效率,并且理想適用于助力采用并行架構的系統架構師、軟件應用開發人員以及嵌入式設計人員,從而提高系統性能,降低材料成本和總體功耗,并在開發時間上與ASSP、DSP和GPU保持一致。

 

系統級抽象化與自動化

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: www在线视频在线播放 | 黄色免费观看网站 | 国产成人精品区在线观看 | 精品国产人成亚洲区 | 欧美黄视频在线观看 | 天天插天天摸 | 亚洲国产高清在线 | 精品一区二区三区在线观看l | 日韩a在线观看 | 国产成人精品区在线观看 | 一区二区三区四区欧美 | 波多野结衣在线观看一区二区 | 久久亚洲免费视频 | 成人免费视频大全 | 国产成人在线影院 | 国产色噜噜 | 乳色吐息在线观看免费 | 国产一区三区二区中文在线 | 成人免费国产欧美日韩你懂的 | a一级毛片视频免费看 | 草视频在线观看 | 欧美成人性色生活片免费在线观看 | 国产激情一级毛片久久久 | 麻豆视频一区二区三区 | 亚洲免费网址 | 亚洲丰满熟妇毛片在线播放 | 国产丝袜第一页 | 色天天综合久久久久综合片 | 国产精品九九九久久九九 | 欧洲一区 | 精品国产免费观看久久久 | 26uuu最新| 美女激情影院午夜网 | 黄网站在线观看永久免费 | 国产高清自产拍av在线 | h视频在线观看视频观看 | 久久青娱乐 | 日日摸夜夜添夜夜爽免费视频 | 草草视频在线观看 | 欧美巨大另类极品video | 啊v天堂在线 |