臺積電今天宣布,計劃聯合ARM、Xilinx、Cadence,共同打造全球首個基于7nm工藝的芯片。
更確切地說,這四家半導體大廠將采用臺積電7nm FinFET工藝,制造一款CCIX(緩存一致性互聯加速器)測試芯片,2018年第一季度完成流片。
該芯片一方面用來試驗臺積電的新工藝,另一方面則可以驗證多核心ARM CPU通過一致性互連通道與片外FPGA加速器協作的能力。
這款測試芯片基于ARMv8.2計算核心,擁有DynamIQ、CMN-600互連總線,可支持異構多核心CPU。
Cadence則提供CCIX、DDR4內存控制器、PCI-E 3.0/4.0總線、外圍總線等IP,并負責驗證和部署流程。
7nm將是臺積電的一個重要節點(10nm僅針對手機),可滿足從高性能到低功耗的各種應用領域,第一個版本CLN 7FF保證可將功耗降低60%、核心面積縮小70%,2019年則退出更高級的CLN 7FF+版本,融入EUV極紫外光刻,進一步提升晶體管集成度、能效和良品率。
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。