《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 業界動態 > 視頻壓縮IPcore設計

視頻壓縮IPcore設計

2008-08-28
作者:傅偉煌 孟利民 徐林靜

??? 摘 要: 介紹了一種基于FPGA技術的視頻壓縮IPcore(Intellectual Property core,智力產權)設計。設計中綜合運用了分布式算法、并行運算和流水線單元,通過VerilogHDL(Verilog Hardware Description Language)硬件描述語言描述運算單元及其結構配置。整個系統能在27MHz系統時鐘下工作。
??? 關鍵詞: 視頻壓縮? IPcore? FPGA

?

??? 現行的視頻壓縮標準有多種,但基本屬于以下兩大類:視頻會議" title="視頻會議">視頻會議標準和多媒體標準。視頻會議標準包括ITU(International Telecommunication Union)的H.263/H.261等。這些標準主要采用了基于DCT(離散余弦變換" title="離散余弦變換">離散余弦變換)編碼、運動補償等技術,使視頻流" title="視頻流">視頻流能以N×64kbps(N=1~32)的速率傳輸。
??? 多媒體壓縮標準主要包括:MPEG-1、MPEG-2、MPEG-4等,由CCITT和ISO的動態圖像專家組(Motion Picture Experts Group)制定。MPEG-1主要應用在以CD-ROM為介質的視頻上,比特率為1.5Mbps。MPEG-2應用在NTSC/PAL和CCIR601中,比特率為2~10Mbps。MPEG-1和MPEG-2的目的都是有效傳輸和存儲音視頻。而MPEG-4是為了提供更有效的視頻壓縮,基于內容提供廣泛的接入方式。它既可以在5~64kbps的移動電話和公共交換網中應用,也可以在4Mbps帶寬的電視中應用。
??? JPEG(Joint Photographic Experts Group)標準是一個適用范圍廣泛的通用標準,由聯合圖像專家小組制定。它不僅適用于靜止圖像的壓縮,也適用于電視圖像序列的幀內圖像的壓縮[1]
??? 近年來,隨著FPGA技術的日益成熟,愈來愈多的曾使用軟件或DSP實現的復雜數字算法開始使用FPGA完成。這當然是由于FPGA的特殊結構和特性,使它可以更加高速和高效地完成這些算法。IPcore技術可以把這些FPGA中的算法設計封裝成包(模塊)。這些包具有智力產權,可以被繼承、共享或購買。
1 視頻壓縮原理和算法實現
??? 視頻壓縮技術主要利用圖像信號的相關、冗余等特性,通過一些變換算法,保留對人眼視覺最重要的部分,進行編碼傳輸。大部分視頻壓縮利用2D-DCT(二維離散余弦變換)和2D-IDCT(二維反離散余弦變換)變換得到圖像的頻譜,高精度保留對人眼重要的高頻部分,低精度保留低頻部分從而對視頻流進行壓縮[1]。其過程如圖1所示。

?


1.1 DCT變換算法
??? 2D-DCT變換是視頻壓縮中的常用變換[2]。在壓縮過程中,將一幅圖像分成許多8×8的小塊進行變換。
??? 8×8的2D-DCT變換如公式(1)所示:
???

??? 如果直接使用公式(1)進行2D-DCT變換,運算量將會十分巨大,普通FPGA很難有效完成整個視頻壓縮運算。所以需要先把2D-DCT運算進行一些變換,簡化計算,減少運算量。
???

??? 2D-DCT具有正交可分解性[3],可以通過對輸入的矩陣先做一維行變換,再做一維列變換實現。即將8×8數據先按行方向進行累加運算,產生中間矩陣,再對中間矩陣按列方向進行累加運算,最后得到變換結果。2D-DCT可以分解成兩個1D-DCT運算,見公式(2)。
??? 將公式(2)展開成矩陣形式,得到公式(3)。計算一個這樣的單元需要64個乘法器" title="乘法器">乘法器和56個加法器,運算量還是很大。利用公式(3)的對稱性進行變換,可以得到公式(4),使乘法器減少到32個,加法器減少到8個。
??? 一個由公式(4)推演出的分布式乘法器如圖2所示。4個乘數(x0…x3)同時與各自的系數(c0…c3)相與,然后相加得到一個和數,這個和數與除2器出來的數相加,得到一個新的累計數。這個新的累加數如果是最后的結果,則輸出;如果不是,送入除2器,進行下一步累加。這樣,分布式乘法器就可以完成系數yj的運算。

?


??? 由于DCT運算中的系數Cm是常數,對于擁有RAM單元的FPGA,上述運算也可以使用查ROM表的方法實現。將圖2中的虛線內部分,改換ROM單元,如圖3所示。這時,(x0…x3)作為ROM表的地址位,通過查表的方式輸出和數,進行累加運算。ROM表的地址位寬度為4,存儲單元數量DW=24=16。一些生產商提供的綜合軟件帶有IP庫,可以調用這些IP庫中的ROM模塊實現ROM表。例如ALTERA公司的Megafunction Library中的LPM_ROM可以用以下的語句調用(VerilogHDL)[4]。用VC或MATLAB生成一個.mif的ROM表文件。

?


??? LPM_ROM? U1 (
????? ????? .address (adr),
??? ??? ??? .inclock (clk),
????? ????? .q (dat));
??? defparam??
??? ?? ??lpm_rom_component.lpm_width = 16,
?????? ??lpm_rom_component.lpm_widthad = 4,
?????? ??lpm_rom_component.lpm_address_control='REGISTERED',
?????? ??lpm_rom_component.lpm_outdata='UNREGISTERED',
?????? ??lpm_rom_component.lpm_file='romtable.mif';
??? 這樣,可以得到由這些基本單元構成與矩陣公式(4)相對的1D-DCT的FPGA設計,如圖4所示。其中4RC單元表示圖3的結構。

?

??? 如前所述,2D-DCT需要兩個1D-DCT共同完成,但是兩個1D-DCT運算的中間變量并不是直接傳遞的,而需要一個矩陣轉置模塊進行耦合。
1.2?轉置RAM
??? 2D-DCT單元由兩個相同的1D-DCT和轉置RAM等組成,如圖5所示。根據公式(2),可以知道1D-DCT先對8×8單元的行進行累加操作,把得到的結果暫存到RAM中,直到8行都運算完成。RAM中的臨時8×8矩陣要先轉置,把列數據變成行數據,經并串轉換后輸入到第2個1D-DCT進行行累加。

?


??? 轉置RAM是一個8×8的RAM陣列。當數據完成1D-DCT變換后,即由xij到zil變換,按行順序輸入到轉置RAM,在讀出時按列順序讀出,這樣完成zil到zli的變換;然后將zli并串轉換,輸入到第二個1D-DCT,由zli運算得到ylk。這樣就完成了公式(1)的2D-DCT整個變換,如圖6所示。

?


1.3 2D-IDCT
??? 2D-IDCT變換如公式(5)所示。
???

??? 可見公式(5)與公式(1)相同,所以2D-IDCT可以用與2D-DCT的同樣方法實現。
1.4? 量化,編碼
??? 量化算法包括一張量化表,它因人眼對各種空間頻率" title="空間頻率">空間頻率的靈敏度的不同而確定。在表中,較低空間頻率的精度要高于較高頻率的精度,這是由于人眼的低頻分量比較敏感,而對高頻分量不太敏感。
??? 編碼可以采用游程編碼或熵編碼。單元模塊均可通過FPGA的片上RAM(滿足雙口RAM的特性)設計完成。
2 結論
??? 整個視頻壓縮IPcore設計可以在FPGA上實現,在27MHz的系統時鐘下工作。根據具體芯片的不同,可以在更高的速率工作。壓縮速率可以達到108Mbps。
??? 實際應用中,數據字長對壓縮效果和比率有較大影響,一般情況下系數Cm取12位,可以滿足大部分的視頻壓縮要求。
??? 整個視頻壓縮IPcore可以直接下載到FPGA上(例如EDIF格式),獨立實現視頻壓縮功能,也可以通過軟件設計與其他的IPcore協同工作。例如,在網絡攝像機的應用上,可以把視頻壓縮IPcore、數字攝像頭控制器、網絡接口一起編譯成新的核。這個核具有視頻采集、壓縮、傳輸等一系列功能。把核的EDIF文件通過生產廠商的下載軟件下載到FPGA上,就可以在一塊芯片上實現所有網絡攝像機的功能。實現了SoPC(System on a Programmable Chip)的目標。
參考文獻
1 Rafael C. Conzalez Richard E.Woods. Digital Image Processing(Second Edition). Prentice Hall
2 D. Le Gall. MPEG: A Video Compression Standard for Multimedia Applications. Communications of the ACM, CACM,?April 1991
3 Feig, E., Winograd, S. Fast Algorithms for the Discrete Cosine Transform. IEEE Trans, September 1992
4 Altera Megafunctions. http:// www.altera. com/ literature/litip.jsp
5 Heron, J.P., Trainor, D., Woods, R. Implementation of the 2D DCT using a Xilinx XC6264 FPGA. IEEE Proceedsing?on the Workshop on Signal Processing systems,iPS'97, IEEE? Press.
6 Heron, J.P., Trainor, D., Woods, R. Image Compression?Algorithms Using Re-configurable Logic. 31st Asilomar Conference on Signals, Systems and Computers, Asilomar, USA,?November 1997

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 欧美成人免费观看久久 | 国产精品一区高清在线观看 | 最近中文字幕在线看免费视频 | h亚洲| 天天插天天爽 | 免费看黄色片的网站 | 亚洲天堂久久新 | 一级女性全黄久久生活片免费 | 亚洲经典激情春色另类 | 1000部羞羞视频在线看视频 | 欧美成人性生活片 | 国内外精品免费视频 | 野外三级国产在线观看 | 亚洲精品成人久久 | 日韩色视 | 精品欧美一区视频在线观看 | 91免费精品国偷自产在线在线 | 亚欧洲精品在线视频免费观看 | 亚洲欧美日韩国产精品影院 | 欧美日韩视频精品一区二区 | 久久99毛片免费观看不卡 | 亚洲另类在线观看 | 夜夜夜夜曰天天天天拍国产 | 国产第一亚洲 | 亚洲成a人片在线观看www | 国产成人精品免费久久久久 | 91午夜精品亚洲一区二区三区 | 午夜成人免费影院 | 2019天天操天天干天天透 | 欧美在线一区二区三区欧美 | 国产伦精品一区二区三区无广告 | 欧美日韩 在线播放 | 亚洲无矿砖码专区2020 | 91高素质城中村在线观看 | 成人影院高清在线观看免费网站 | 天堂成人在线视频 | 小明成人看看 | 亚洲小视频在线播放 | 中文天堂在线www | www.日韩在线观看 | 日韩国产在线播放 |