《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > SFI-4接口的數據處理
SFI-4接口的數據處理
摘要: SFI-4接口的數據處理分為I/O接口處理和用戶FIFO兩大功能,其中關鍵的部分是I/O接口處理,它把高速的數據在FPGA內部利用了Virtex-5器件內部的ISERDES、OSERDES和IODELAY資源進行了串并轉換和DPA(動態相位對齊)。下面來介紹各個功能部分的設計原理。
Abstract:
Key words :

  SFI-4接口的數據處理分為I/O接口處理和用戶FIFO兩大功能,其中關鍵的部分是I/O接口處理,它把高速的數據在FPGA內部利用了Virtex-5器件內部的ISERDES、OSERDES和IODELAY資源進行了串并轉換和DPA(動態相位對齊)。下面來介紹各個功能部分的設計原理。

 

(1)收端的RXI/F模塊   

來自I/O引腳的接收端數據一方面在FPGA I/0內部通過ISERDES進行串并轉換,然后把數據速率降低1/4供內部處理;另一方面用移相狀態機在IODELAY模塊上進行移相,多達64級,每級大約15 ps,直到采樣時鐘的上升沿對準數據有效窗口的中心位置。RXIF模塊處理后的效果如圖1所示。只做位對齊的前提是要求在分配I/O引腳時給SFI-4接口同方向的信號盡可能靠近,數據總線間Skew盡可能小,并且PCB布線要等長。

  圖1 RXI/F模塊處理后的效果   

(2) 收端的RX FIFO模塊   

使用此FIFO的目的是一方面把ISERDES輸出的共64位數據寫入FIFO;另一方面用用戶時鐘讀出FIFO數據給后端的用戶邏輯使用,最終達到隔離區域時鐘和用戶時鐘的目的。FIFO的位置如圖2所示。

  圖2 FIFO的位置   

(3)發送端的TXI/F模塊   

發送端的處理是內部己經處理好的數據經過FPGA I/O內部的OSERDES進行并串轉換輸出,如圖3所示的OSERDES部分。

  圖3 OSERDES部分   

(4) 發送端的TX FIFO模塊   

使用此FIFO的目與RX FIFO功能類似,區別在于讀出∏FO的數據通過OSERDES進行并轉串輸出。

 

  

 

 

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 日韩污 | 欧美网站在线 | 5252色 | 日本高清网站 | 欧美亚洲视频在线观看 | 99在线免费 | 中国xxxx视频播放50 | 成人公开视频 | 国产综合成人观看在线 | 毛片又大又粗又长又硬 | 一个人在线观看的免费视频www | 欧美激情在线观看一区二区三区 | 国产成人网 | 外国毛片大全免费看 | 夜夜躁日日躁 | 亚洲欧美日韩精品 | 精品五夜婷香蕉国产线看观看 | 国产精品视频成人 | 成人免费观看黄a大片夜月 成人免费观看www视频 | 综合免费视频 | 天天曰天天干 | 精品日本一区二区 | 涩涩免费网站 | 一本大道香蕉高清视频在线 | 日韩视频播放 | 在线中文字幕精品第5页 | 亚洲精品中文字幕久久久久久 | 天天摸天天干天天操 | 欧美一区二区视频高清转区 | 亚洲日本中文字幕天堂网 | 亚洲国产片高清在线观看 | 成人免费播放器 | 日本免费黄色网址 | 妞妞影视一二三区 | 校园激情综合网 | 欧美91精品久久久久网免费 | 看欧美一级片 | 你懂的 在线观看 | 日日噜噜夜夜躁躁狠狠 | 亚洲福利国产 | 中国又粗又大又爽的毛片 |