《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業界動態 > 芯訪談 | 王惟林:新一代通用CPU三大突破得之不易

芯訪談 | 王惟林:新一代通用CPU三大突破得之不易

2019-10-16
關鍵詞: CPU 王惟林 IC行業

  通用CPUIC行業內最具代表性的高集成度產品之一,其研發難度之高、資源投入之多均屬行業前列,卻又與信息技術的發展息息相關。2019年6月,兆芯推出的新一代通用CPU KX-6000/KH-30000系列處理器,在采用16nm工藝,將主頻提升到3.0GHz的同時,性能也進一步邁入國際主流水準,為國產通用CPU的發展樹立了重要的里程碑。

  1

  新一代通用CPU的成功發布與量產,128mm Die 面積上集成的20億顆晶體管,凝聚著無數的辛勤付出與汗水,作為CPU研發團隊的負責人,兆芯副總經理/總工程師王惟林對國產通用CPU的發展與突破,有著更深的體會。

640.webp (25).jpg

  兆芯副總經理/總工程師王惟林工作照

  除了周期長投入大,更重要是尋找平衡

  王惟林表示,一顆通用CPU從微架構設計到最終發布量產,是一個時間、人力、物力各方面投入巨大的過程。在整個芯片的研發歷程之中,微架構的設計開發占據著巨大的比重。這項工作的實施既要考慮到未來的產品方向、技術趨勢以及工藝的變化演進等因素,還要結合對功能、性能、頻率、功耗等方面的預期進行綜合的考慮,在這些需求中間尋找到一個最佳的平衡點。“比如說,在某些單項參數方面,我們已經可以做到比現有數值好很多。但是考慮到最終客戶的需求、產品的穩定性、應用場景的功耗控制等,通常都會做一些取舍。”

640.webp (24).jpg

  國產處理器研發歷程

  微架構確定之后會進入到具體的設計階段,在這一階段,一方面要根據目標市場,進行更詳細、更密集的性能、頻率、功耗等方面不斷驗證、優化,另一方面基于未來IO的標準、規格,進行芯片組功能的設計研發,特別是IP的研發測試也極為消耗時間和精力。“整個產品設計階段,需要經歷數次RTL代碼、時序等方面的優化,以及從電路級、到模塊級、芯片級,乃至系統級的驗證測試,而這些還不包括芯片流片之后的功能、性能、適配、良率等方面的更進一步測試和優化工作,”王惟林在說起這些需要日復一日重復進行的設計工作時語氣凝重,依然有沉沉的責任感。

  此外,CPU的設計研發工作中,設計方法的研究也是非常重要的組成,每一代工藝對應的設計實現的方法都在不斷演進,高性能CPU的設計方法也需要不斷提升,這樣才能夠基于目標工藝,讓最終的產品在頻率和功耗等方面達到最優。

  互聯改進、頻率提升、自主IP,新一代通用CPU三大突破得之不易

  兆芯新一代通用CPU KX-6000/KH-30000系列處理器有三項技術突破的過程令王惟林印象尤為深刻,一是片內、片間互聯的改進,二是頻率的提升,三是DRAMC DDR4 3200控制器自主IP的成功開發。

640.webp (23).jpg

  ZPI(Zhaoxin Processor Interconnect)是兆芯自主開發的全新片間互連技術

  片內互聯方面,兆芯的研發團隊基于上一代KX-5000系列處理器片內互聯帶寬、傳輸效率、內部延遲等方面存在的問題,通過建立多種軟件仿真模型進行了大量的測試和優化。片間互聯ZPI 2.0是兆芯自主設計的一套方案。“互聯架構的設計研發以及測試驗證,這些工作大約占據了整個芯片研發工作四分之一的比重。”在整個互聯協議、內核間數據一致性上,研發團隊需要進行大量的、非常復雜的測試和研究。

  至于用戶最關注的主頻提升,王惟林表示,從上一代產品的2.0GHz提升到KX-6000/KH-30000系列處理器的3.0GHz,除了對流水線的優化、物理實現的優化,設計過程中也遇到了很多的問題。

  “處理器頻率和設計規模的不斷提升,高速和高密,高功耗會使系統內的環境更加惡劣。電磁環境的干擾和系統內部的相互竄擾,嚴重地威脅著處理器的穩定性、可靠性和安全性。最典型的就比如PI(電源完整性)、SI(信號完整性)在3.0GHz下的抖動和損失,為了解決這個問題,整個團隊在后端、微架構、電路、邏輯設計等方面都進行了特別的處理,并開發了新的功能,比如頻率根據電學抖動自適應等。”

  新一代通用CPU中還集成了很多兆芯自主研發的IP,其中 DRAMC DDR4 控制器支持3200MHz,達到了行業的主流標準。從上一代2400MHz到3200MHz,頻率的提升同樣帶來了SI方面的很多問題,針對這些問題,相關的設計團隊在IP設計、電路和PCB板設計方面也都花費了巨大的精力來改進優化,直到最終各項指標達到預期。

640.webp (22).jpg

  兆芯新一代處理器集成的IP(部分)

  正視差距,上緊發條,全力追趕

640.webp (21).jpg

  肯定成績也要正視差距,談及未來發展,王惟林信心滿滿

  就國內而言,兆芯新一代通用處理器在頻率、性能、IO標準等方面均處于前列,但放到國際上看,依然存在很大的差距。在談及國產通用CPU與國際同類產品的差距時,王惟林表示,我們也知道差距所在和努力的方向,但由于人力、時間、資金等外部因素的影響,讓兆芯在芯片研發過程中,只能一次性的解決一些問題,并且很難有試錯的機會,沒有辦法精雕細琢和深入研究,只能盡全力一點點追趕上去。“方法和流程,如同材料學和飛機發動機一樣,需要大量的試錯和基礎預研。但是兆芯一直處于趕路狀態,要確保每一顆芯片成功,很多現實壓力讓你沒有時間也沒辦法進行試錯,找出某些關鍵問題的更優解。”

  “與國際廠商相比,我們在研發投入、人力資源方面都遠遠不足,但依舊要保持正常的研發周期,團隊所要付出的時間成本就更加顯著,唯有給自己擰緊“發條”,加班加點自然也就變得稀松平常,再然后也成了一種習慣,”王惟林說。

  關于接下來的工作重心,王惟林表示,兆芯目前正在積極準備下一代的產品,希望在微架構方面能取得更大的突破,“在KX-6000/KH-30000系列處理器的基礎上,單核性能得到顯著的提升,同時進一步優化片內、片間互聯的性能,并且在內存、IO規格支持上達到國際同期主流水準,力求打造出一款更好用的電腦芯,在滿足用戶需求的同時,加速縮短與國際領先水平的差距,“談及未來目標,王惟林信心滿滿。


本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 欧美日韩综合高清一区二区 | 国产精品一二三区 | 丝袜网站在线观看 | 日韩a无v码在线播放免费 | 久 在线播放 | 最近免费字幕高清在线观看 | 丝袜国产在线观看 | 2017天天爽夜夜爽精品视频 | 国产女人91精品嗷嗷嗷嗷 | 一级做a爰片欧美一区 | 欧美黄网站免费观看 | 2020亚洲欧美日韩在线观看 | 精品亚洲欧美中文字幕在线看 | 香蕉视视频 | 日本不卡视频 | 狠狠色婷婷丁香六月 | 性v天堂 | 精品一区二区三区波多野结衣 | 伊人久久中文 | 久久香蕉国产线看观看亚洲片 | 在线观看色视频网站 | 亚洲欧美一区二区久久 | 色网站在线免费观看 | 曰批女人视频在线观看 | 日韩欧美高清 | 免费精品一区二区三区在线观看 | 欧美综合网欧美色妞网 | 欧美日韩在线播一区二区三区 | 在线网站污 | 国产在线欧美日韩一区二区 | 欧美日韩一级二级三级 | 成人福利在线播放 | 日本欧洲亚洲一区在线观看 | 三级黄色片免费观看 | 国产免费黄色大片 | 9久9久女女热精品视频免费观看 | 午夜影视网 | 最好看的中文字幕2019免费 | 播播成人网 | 久久成人免费 | 欧美成人aⅴ |