《電子技術應用》
您所在的位置:首頁 > EDA與制造 > 業界動態 > 5nm后的晶體管選擇:IBM談nanosheet的新進展

5nm后的晶體管選擇:IBM談nanosheet的新進展

2020-01-10
來源:半導體行業觀察
關鍵詞: IBM 5nm nanosheet

  IBM和Leti在IEDM上分別發表了幾篇論文,其中包括聯合納米片論文。 我有機會與IBM高級邏輯與內存技術總監Huiming Bu和IBM高級工程師Veeraraghavan Basker一起坐下來聊聊,同時還采訪了Leti的高級CMOS實驗室負責人Francois Andrieu和流程與集成工程師Shay Reboh,一起談及了他們的工作。

  IBM對先進工藝未來的看法

  IBM在奧爾巴尼(CNSE)中心的 Albany 擁有一條開發線,在那里他們開發了5nm技術,現已轉讓給三星。 現在他們正在從事3 / 2nm工作。 盡管設備架構發生了變化,并且需要使用一些獨特的工具,但與5nm相比,更先進工藝的工具復用率很高。 當他們開始在新設備上工作時,他們會在微縮之前使用測試結構來評估設備和材料。 如果使用節點1來開發材料和設備,那么微縮將成為工程問題。

  IBM的一篇論文是“用于高性能和低功耗應用的納米片技術中的多Vt解決方案(Multiple-Vt Solutions in Nanosheet Technology for High Performance and Low Power Applications”.)”。 按照他們的說法,水平堆疊納米片的一個關鍵挑戰是如何實現多個閾值電壓(Vts)。 在現在的FinFET,當前的方法是使用各種功函數金屬的堆疊,但是在水平納米片中,片與片之間的間距必須盡可能小,以最小化電容并最大化性能。

  IBM使用偶極子(dipoles)調諧Vts已有很長的歷史。 IBM首次推出高k金屬柵(HKMG)時就采用了使用偶極子的gate-first方法。 行業內的其他廠商則采用 gate-last 技術,后者已成為HKMG的主要方法。 但是IBM早期在偶極子領域的經驗為他們提供了對納米線有用的幫助。 用偶極子代替一堆功函數金屬可在納米片中實現多個Vts,并消除了采用納米片的關鍵障礙。

  水平堆疊納米片的另一挑戰是需要首先在不蝕刻硅的情況下使SiGe層凹陷( recess ),然后再蝕刻掉SiGe層以釋放Si層,再一次不蝕刻硅。 在“用于實現高性能邏輯堆疊GAA NanoSheet器件的新型SiGe干法選擇性蝕刻”(A Novel Dry Selective Etch of SiGe for the Enablement of High Performance Logic Stacked Gate-All-Around NanoSheet Devices)中,IBM討論了他們與Tokyo Electron進行的工作,以使用氣相各向同性蝕刻(注意: 我相信這是TEL的Certas Wing工具)。 與Si相比,他們能夠實現SiGe(25%)的150: 1選擇性(selectivity)。

  在第三篇文章中,我們討論了“ 全底電介質隔離以實現用于低功率和高性能應用的堆疊式納米片晶體管 ”(Full Bottom Dielectric Isolation to Enable Stacked Nanosheet Transistor for Low Power and High Performance Applications),IBM在本論文中公開了一種工藝,可以在堆疊的水平納米片式堆疊下創建電介質,從而降低寄生電容并提高性能。 該電介質是基于氮化硅的,但他們沒有透露其形成方式。 最初的納米片堆疊直接在硅上生長,以提供晶體外延生長,因此,不知何故,它們會蝕刻掉堆疊下方并重新填充。

  他們還指出,與7nm FinFET相比,高水平的納米片在恒定功率下性能提高了25%以上,而在相同性能下功率降低了50%。 6、5、4nm FinFET的性能不如納米片。 納米片還具有光刻定義寬度的能力,從而可以在同一過程中形成具有最佳靜電效果的納米線,并獲得具有更高驅動電流的納米片。 IBM在2012年左右創建了納米片的名稱,并于2015年與GLOBALFOUNDRIES和三星公司合作發表了5nm納米片論文。 值得一提的是,三星最近宣布了一項基于聯合工作的3納米工藝,這將于2021年面世。

  在我詢問了用于未來納米片的替代材料,他們說,第一代納米片將是硅。 他們進一步指出,除非在后端(BEOL)或寄生(parasitics)方面取得突破,否則替代材料將不值得付出如此復雜的代價。 您可以對齊納米片的硅方向,以獲得更高的遷移率。 超越納米片到CFET(基本堆疊的納米片,其中堆疊了n和p型器件),您可以將nFET定向為100,將pFET定向為110,以使兩者的遷移率最大化。 我問他們這是否是納米片之后的事,他們說他們無法發表評論。

  Leti的觀點

  在我對Leti訪談中,我們討論了他們與IBM所做的聯合論文,“ GAA納米片晶體管中應變的成像,建模和工程設計 ”(Imaging, Modeling and Engineering of Strain in Gate-All-Around Nanosheet Transistors”)。 在這項工作中,他們再次專注于納米片/納米線,他們使用透射電子顯微鏡(TEM)成像來成像晶格常數并測量應變。 這種技術可以使應變在原子尺度上可視化。

  圖1展示了他們對結構所做的初始建模,這使他們期望承受輕微的拉伸。

1.jpg

  圖1.納米片應變建模,圖像由Leti提供。

  他們在對溝道成像時發現的是,集成流(Integrated flow)對層間介電(ILD)層的溝道施加了壓縮應力,這與建模時所期望的拉應力相反。 您可以調節gate stack和觸點的應力,Letti在管理應力方面擁有很多專業知識,并且可以使用此技術校準模型。 圖2說明了結果。

  

2.jpg

  

  圖2.溝道應變的TEM圖像,圖像由Leti提供。

  此處使用的應力測量技術是由Leti開發的,并使用了一系列專業技術使其更加精確和敏感。 他們還發現,當您沉積非晶虛設柵極,然后將其重結晶為多晶硅時,體積減小會產生凹穴和拉伸應變。

  IBM和Leti在IEDM上發表的關于納米片的工作繼續通過改進蝕刻,基于偶極子的Vt控制,通過在疊層下引入介電層降低寄生電容以及對納米片疊層中應力的理解來使這項技術朝批量生產發展。

  我們從中也可以看到壓力會影響移動性,進而影響設備性能,并且是優化的關鍵參數。


本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 亚洲天堂ww | 国产黄的网站免费 | 天天干夜夜骑 | 亚州一级毛片 | 国产99热99| 最近中文字幕mv免费视频 | 好吊日在线 | 午夜影院毛片 | 九九综合九九综合 | 日韩在线看片 | 欧洲在线| 亚洲自拍偷拍图 | 欧美精品一区二区精品久久 | 2015永久免费观看平台 | 亚洲国产欧美在线人网站 | 免费观看黄色 | www.亚洲一区| 人人擦人人 | 精品欧美一区二区在线看片 | 中国一级片免费看 | 成人日韩欧美 | 日韩精品一区二区三区在线观看l | 99爱在线视频 | 国产亚洲人成网站天堂岛 | 日韩一二区 | 全免费午夜一级毛片真人 | 欧美一级黄色带 | 亚洲日本香蕉视频 | 乱肉大合集小说 | 免费成年人视频网站 | 美女羞羞视频网站 | 成年视频在线观看免费 | 亚洲综合激情在线影院 | 激情五月激情综合网 | 色迷迷网免费站视频在线观看 | 国产人成精品 | 欧美久在线观看在线观看 | 怡春院在线观看 | 性欧美一级 | 日韩插插插 | 欧美一级鲁丝片 |