《電子技術應用》
您所在的位置:首頁 > 測試測量 > 設計應用 > 基于FPGA的高精度鑒相器實現(xiàn)
基于FPGA的高精度鑒相器實現(xiàn)
2020年電子技術應用第10期
董淑豪1,吳東岷2
1.中國科學技術大學 微電子學院,安徽 合肥230026; 2.中國科學院蘇州納米技術與納米仿生研究所,江蘇 蘇州215000
摘要: 基于模擬電路的鑒相器雖然響應速度快,但是很難達到較高的精度,并且開發(fā)周期長不易優(yōu)化。為了可以實時檢測MEMS器件諧振時微小的相位變化,提出一種基于FPGA的高精度鑒相器。該鑒相器主要是由數(shù)字混頻器、FIR數(shù)字濾波器、DDS信號發(fā)生器以及模數(shù)轉(zhuǎn)換電路組成。鑒相方法是通過將被測信號與一同頻、相位可調(diào)、且初始相位為90°的參考信號混頻,并通過高階FIR濾波器提取與相位有關的差頻信號,調(diào)節(jié)參考信號相位使得此差頻信號趨近于0,則此參考信號的相位調(diào)節(jié)量即為被測信號的相位。鑒相器的時鐘頻率為100 MHz,鑒相精度可以達到0.000 1°。工作頻率靈活可調(diào),并且應用于鎖相環(huán)中時,可以很方便地與MEMS器件的驅(qū)動電路兼容。
關鍵詞: FPGA FIR 鑒相器 DDS MEMS
中圖分類號: TN763.3
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.200377
中文引用格式: 董淑豪,吳東岷. 基于FPGA的高精度鑒相器實現(xiàn)[J].電子技術應用,2020,46(10):57-60,78.
英文引用格式: Dong Shuhao,Wu Dongmin. Realization of high precision phase detector based on FPGA[J]. Application of Electronic Technique,2020,46(10):57-60,78.
Realization of high precision phase detector based on FPGA
Dong Shuhao1,Wu Dongmin2
1.School of Microelectronics,University of Science and Technology of China,Hefei 230026,China; 2.Suzhou Institue of Nano-Tech and Nano-Bionics,Suzhou 215000,China
Abstract: Although the response speed of the phase detector based on analog circuit is fast, it is difficult to achieve high precision, and the development cycle is long and difficult to optimize. In order to detect the tiny phase change of micro-electro-mechanical system(MEMS) devices in real time, a high-precision phase detector based on field programmable gate array(FPGA) is proposed. The phase detector is mainly composed of digital mixer, finite impulse response(FIR) digital filter, direct digital synthesis(DDS) signal generator and analog digital converter conversion circuit. The phase detection method is to mix the measured signal with the reference signal with the same frequency, adjustable phase and initial phase of 90°, and extract the phase related difference frequency signal through high-order FIR filter, adjust the reference signal phase to make the difference frequency signal close to 0, then the phase adjustment amount of the reference signal is the phase of the measured signal. The clock frequency of the phase detector is 100 MHz, and the phase accuracy can reach 0.000 1°. The working frequency is flexible and adjustable. When it is used in PLL, it can be easily compatible with the driving circuit of MEMS devices.
Key words : FPGA;FIR;phase detector;DDS;MEMS

0 引言

    微機電系統(tǒng)(Micro-Electro-Mechanical System,MEMS),體積小、功耗低、諧振頻率高、光學特性好[1],在醫(yī)療、軍事、科研等領域得到廣泛應用。在MEMS微振鏡的同步控制過程中,傳統(tǒng)的模擬鑒相器很難達到較高精度,并且模擬鑒相器開發(fā)周期長,不易優(yōu)化。基于現(xiàn)場可編程門陣列(Field Programmable Gate Array,FPGA)的數(shù)字鑒相器可以大大提高鑒相精度[2],并且靈活可調(diào),方便實現(xiàn)MEMS微鏡的同步控制。




本文詳細內(nèi)容請下載:http://www.viuna.cn/resource/share/2000003021




作者信息:

董淑豪1,吳東岷2

(1.中國科學技術大學 微電子學院,安徽 合肥230026;

2.中國科學院蘇州納米技術與納米仿生研究所,江蘇 蘇州215000)

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權禁止轉(zhuǎn)載。
主站蜘蛛池模板: 国产亚洲欧美成人久久片 | 99视频在线 | 一级做α爱过程免费视频 | 91成人在线免费视频 | 成年人黄色小视频 | 久久精品国产波多野结衣 | 黄色在线观看免费 | 日韩专区视频 | 国产精品久久久久久福利漫画 | 免费又黄又爽视频 | 看片在线观看免费 | 色黄视频网站 | 久草视频免费 | 国产在线视频网 | 午夜成私人影院在线观看 | 天天狠狠 | 尹人成人| 国产精品视频免费一区二区三区 | 国产一级理论片 | 黄色三级国产 | 一个人www免费观看视频 | 色视频在线免费看 | 毛片三级在线观看 | 俄罗斯高清freexxxx性 | 亚洲影音先锋看看 | 顶级毛片在线手机免费看 | 日韩欧美高清在线观看 | 亚洲一区www | 免费在线观看h片 | 日本一区二区三区免费在线观看 | 天堂视频在线 | 国产在线精品一区二区中文 | 国产黄色在线 | 九月婷婷人人澡人人添人人爽 | 免费一级毛片女人图片 | 国产精品视频免费一区二区三区 | 中文日本在线 | 免费黄色片网站 | 9久热这里只有精品视频在线观看 | 亚洲第一二三四区 | 中文伦理 |