《電子技術(shù)應用》
您所在的位置:首頁 > 電子元件 > 設計應用 > 基于CHIP ID的FPGA加密算法設計與實現(xiàn)
基于CHIP ID的FPGA加密算法設計與實現(xiàn)
2020年電子技術(shù)應用第11期
陳小宇,葉佳棟
華中師范大學 物理科學與技術(shù)學院,湖北 武漢430079
摘要: 針對FPGA芯片上電配置數(shù)據(jù)容易被竊取的問題,提出了一種基于CHIP ID的加密算法。CHIP ID是Altera公司Cyclone V系列FPGA,出廠就帶有的唯一ID,調(diào)用IP核就可以讀出每個芯片的ID。此ID可以根據(jù)開發(fā)者的需求加入個性化加密算法并與指定FPGA結(jié)合起來,生成配置比特流文件。主程序運行自定義加密算法計算出一個加密值,將加密值與預存的匹配值進行對比,判斷程序是否正常運行。結(jié)果表明使用CHIP ID加密的方法具有穩(wěn)定高效、簡單可靠和資源占用少等優(yōu)點。
關(guān)鍵詞: CHIPID FPGA實現(xiàn) 加密
中圖分類號: TN409
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.200419
中文引用格式: 陳小宇,葉佳棟. 基于CHIP ID的FPGA加密算法設計與實現(xiàn)[J].電子技術(shù)應用,2020,46(11):100-103.
英文引用格式: Chen Xiaoyu,Ye Jiadong. Design and implementation of FPGA encryption algorithm based on CHIP ID[J]. Application of Electronic Technique,2020,46(11):100-103.
Design and implementation of FPGA encryption algorithm based on CHIP ID
Chen Xiaoyu,Ye Jiadong
College of Physical Science and Technology,Central China Normal University,Wuhan 430079,China
Abstract: Aiming at the problem that FPGA chip power-on configuration data is easily stolen, an encryption algorithm based on CHIP ID is proposed. CHIP ID is the unique ID that comes with Altera′s Cyclone V series FPGAs.Each CHIP ID can be read by calling the IP core, this ID can be added to the personalized encryption algorithm according to the needs of developers and combined with the specified FPGA to generate configuration bitstream files. The main program runs a custom encryption algorithm to calculate an encrypted value, compares the encrypted value with the pre-stored matching value, and judges whether the program is running normally.The results show that the method using CHIP ID hardware encryption has the advantages of high-stability, high-efficiency, high-reliability, and less resource occupation.
Key words : CHIP ID;FPGA implementation;encryption

0 引言

    近年來,現(xiàn)場可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)憑借著它卓越的性能、靈活方便的可升級特性得到了廣泛的應用。大部分FPGA器件采用了查找表(Look Up Table,LUT)結(jié)構(gòu),其物理結(jié)構(gòu)是靜態(tài)隨機存取存儲器(Static Random-Access Memory,SRAM)[1],它要求每次上電重新對FPGA進行配置,二進制配置文件從外部存儲器加載到內(nèi)部SRAM中運行,這就使得監(jiān)視配置的位數(shù)據(jù)流成為可能[2]。因此必須加上保密技術(shù)保護開發(fā)者的知識產(chǎn)權(quán)。

    主流的FPGA加密策略有外置安全輔助芯片法、內(nèi)置密鑰法和DEVICE ID與比特流封裝法三種[3]。外置安全輔助芯片法通過將FPGA與外置安全輔助芯片相結(jié)合,同時在各自內(nèi)部產(chǎn)生隨機密鑰并進行安全哈希算法計算,在FPGA內(nèi)部進行匹配校驗完成加密[4]。安全芯片一般是CPU或者專用芯片等,此類方法對讀寫時序和寄存器配置要求嚴格,對開發(fā)者水平要求較高[5]。內(nèi)置密鑰法原理是利用FPGA內(nèi)置密鑰與高級加密標準(Advanced Encryption Standard,AES)的方式對配置數(shù)據(jù)比特流加密,一般是高端FPGA芯片采用的方法。這種加密方法加密效果好但對成本敏感的應用場合來說不太合適[6]。DEVICE ID與比特流封裝法是將每個FPGA帶有的唯一ID與設計關(guān)聯(lián)起來,設計者可以加入自定義算法,實現(xiàn)加密過程。此加密方法對Xilinx和Altera公司的多數(shù)FPGA都適用,區(qū)別在于它們對于DEVICE ID的命名不同,Xilinx和Altera的命名分別為DEVICE DNA和CHIP ID。DEVICE ID與比特流封裝法具有使用移植簡單、占用資源少和適用性廣的特點。

    本文針對當前電子設備的發(fā)展現(xiàn)狀,以Altera公司的FPGA為例,設計了一種基于CHIP ID的加密方式。為優(yōu)化系統(tǒng)結(jié)構(gòu),節(jié)省邏輯資源,本文采用了硬件電路和邏輯控制的設計方式,同時結(jié)合自定義加密方法,實現(xiàn)了對FPGA加密的過程。




本文詳細內(nèi)容請下載:http://www.viuna.cn/resource/share/2000003066




作者信息:

陳小宇,葉佳棟

(華中師范大學 物理科學與技術(shù)學院,湖北 武漢430079)

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 莉莉私人免费影院观看网站 | 真人一级毛片免费完整视 | 日韩a级| 中文字幕二区 | 欧美成人精品一区二区三区 | 色黄网站aaaaaa级毛片 | 免费观看性欧美大片无片纯爱 | 看全色黄大色大片免费久久 | 手机免费看伦理片 | 青青草国产97免久久费观看 | 国产精品欧美亚洲 | 在线a人片免费观看不卡 | 欧洲亚洲日本 | 天天夜碰日日摸日日澡 | 日韩高清在线观看 | 黄视频链接 | 污视频网址 | 茄子视频黄色 | 久久久福利 | 成人一级 | 欧美极度极品另类 | 国产成人高清精品免费观看 | 欧美性高清另类videosex | 色视频在线观看视频 | 国产又黄又爽又猛的免费视频播放 | 亚洲性生活视频 | 久久国产一级毛片一区二区 | 日韩资源| 亚洲欧美另类日本久久影院 | 日韩欧美中文字幕在线观看 | 99精品国产自在现线观看 | 亚洲综合精品一二三区在线 | 国产精品久久女同磨豆腐 | va亚洲va欧美va国产综合 | 中文一区在线观看 | 国产精品亚洲欧美日韩区 | 男人的天堂色偷偷之色偷偷 | 日韩精品视频免费网址 | 女全身裸无遮挡免费毛片 | 色香欲综合天天影院综合 | 美女视频永久黄网站免费观看韩国 |