《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 設(shè)計應(yīng)用 > 基于FPGA的雷達(dá)A式顯示電路設(shè)計
基于FPGA的雷達(dá)A式顯示電路設(shè)計
2022年電子技術(shù)應(yīng)用第8期
阮成肖
江蘇自動化研究所,江蘇 連云港222061
摘要: 為了實現(xiàn)對雷達(dá)顯示技術(shù)的優(yōu)化與升級,設(shè)計實現(xiàn)了一種基于FPGA的雷達(dá)A式顯示電路,采用FPGA集成雷達(dá)顯示IP核實現(xiàn)雷達(dá)前端信號的采樣、處理及顯示。該設(shè)計利用FPGA芯片龐大的可編程邏輯單元以及豐富的成熟IP核的優(yōu)勢,實現(xiàn)了單片邏輯芯片實現(xiàn)雷達(dá)輸入信號的接收、采樣、變換以及顯示的功能,簡化了以往雷達(dá)顯示電路的硬件結(jié)構(gòu),降低了信號的顯示延遲,整體提升雷達(dá)顯示性能。同時該設(shè)計可以通過進(jìn)一步修改內(nèi)部IP核實現(xiàn)其他雷達(dá)顯示方式,使其具備硬件設(shè)備的通用性和可擴展性。
中圖分類號: TN952
文獻(xiàn)標(biāo)識碼: A
DOI:10.16157/j.issn.0258-7998.229987
中文引用格式: 阮成肖. 基于FPGA的雷達(dá)A式顯示電路設(shè)計[J].電子技術(shù)應(yīng)用,2022,48(8):24-28.
英文引用格式: Ruan Chengxiao. Design of radar A-display circuit based on FPGA[J]. Application of Electronic Technique,2022,48(8):24-28.
Design of radar A-display circuit based on FPGA
Ruan Chengxiao
Jiangsu Automation Research Institute,Lianyungang 222061,China
Abstract: In order to optimize and upgrade radar display technology, a radar A-display circuit based on FPGA is designed and implemented in this paper. The FPGA integrated radar display IP core is used to realize the sampling, processing and displaying of radar front-end signals. The design takes advantage of the huge programmable logic unit of the FPGA chip. The rich mature IP cores realize the functions of receiving, sampling, transforming and displaying the radar input signal of the single-chip logic chip. It simplified the hardware structure of the previous radar display system, reduced the display delay of the signal, and improved the radar display performance. At the same time, the design can realize other radar display methods by further modifying the internal IP core, so that it has the versatility and scalability of hardware devices.
Key words : FPGA;IP core;radar video;display technology

0 引言

    隨著電子設(shè)備的飛速發(fā)展,雷達(dá)技術(shù)也取得了跨越式發(fā)展,當(dāng)前的雷達(dá)視頻顯示技術(shù)已不能滿足人們的需求。特別是對雷達(dá)終端顯示的可操作性、分辨率,以及顯示的內(nèi)容和層次提出了更高的要求[1]。雷達(dá)顯示技術(shù)主要用來顯示雷達(dá)所獲得的目標(biāo)信息和情報[2],完成顯示雷達(dá)回波、雷達(dá)狀態(tài)等信息,是雷達(dá)系統(tǒng)的重要組成部分[3]。傳統(tǒng)的雷達(dá)顯示技術(shù)主要基于結(jié)構(gòu)復(fù)雜的專用硬件設(shè)備,價格昂貴,移植性差,通用性不夠理想,功能有限且開發(fā)升級周期較長[4]。隨著現(xiàn)代雷達(dá)的發(fā)展,如何依據(jù)最新的芯片技術(shù)提高雷達(dá)顯示性能是雷達(dá)顯示的基本要求。本文分析原有雷達(dá)顯示技術(shù)的不足,針對雷達(dá)的A式顯示,提出了一種基于FPGA的雷達(dá)A式顯示電路設(shè)計,實現(xiàn)對目標(biāo)回波信號的采集、存儲及實時顯示[5-6]。利用現(xiàn)場可編程芯片龐大的邏輯單元以及越來越豐富的免費IP核,將雷達(dá)A式顯示的全部功能置于一片F(xiàn)PGA中[7-8],完成單片F(xiàn)PGA可以實現(xiàn)雷達(dá)前端信號的分選、采樣、數(shù)值變換、波門疊加、線存、幀存、像素變換等功能。




本文詳細(xì)內(nèi)容請下載:http://www.viuna.cn/resource/share/2000004644




作者信息:

阮成肖

(江蘇自動化研究所,江蘇 連云港222061)




wd.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 久久久久国产午夜 | 日本欧美强乱视频在线 | 黄色片大全在线观看 | 皮皮在线精品亚洲 | 久久精品国产欧美日韩99热 | 欧美高清视频一区 | 高清在线一区二区 | 九九精品视频在线播放8 | 一区二区三区四区国产精品 | 成人免费网址在线 | 精品亚洲视频在线 | 日日操夜夜操狠狠操 | 亚洲第一网址 | 在线国产网站 | 国产黄色大片网站 | 一区二区三区视频在线观看 | 日本精品视频一区 | 欧美精品xxxⅹ欧美 欧美经典成人在观看线视频 | 污视频网站免费观看 | 午夜视频免费观看黄 | 国产黄色片在线免费观看 | 国产成人精品777 | 黄色视屏免费在线观看 | 一级乱理中文字幕韩国 | 亚洲国产成人影院播放 | 日本大学生xxxx视频 | 在线免费观看黄色片 | 激情网站网址 | 99热国产精品 | 欧美日韩无线码在线观看 | 三级黄色免费网站 | a级高清观看视频在线看 | 国产欧美三级 | 日本黄色二级片 | 免费成年人视频在线观看 | 久久免费大片 | 日韩精品一区二区三区在线观看l | 色婷婷激婷婷深爱五月小说 | 性生大片一级毛片免费观看 | 夜间福利影院 | 亚洲国产伦理 |