《電子技術應用》
您所在的位置:首頁 > 測試測量 > 設計應用 > 一種片上嵌入式Flash測試接口的設計
一種片上嵌入式Flash測試接口的設計
2022年電子技術應用第10期
錢勁宇,強小燕,屈凌翔
中國電子科技集團公司第五十八研究所,江蘇 無錫214072
摘要: Flash存儲器具有功耗低、存儲容量大、體積小等特點,被廣泛應用于嵌入式系統。目前Flash存儲器多數使用串行接口進行擦寫測試,存在著測試效率低、測試成本高等問題。針對以上問題,設計并實現了一種片上嵌入式Flash的測試接口。結合片上嵌入式Flash的接口特點和時序要求,設計了基于多線SPI的測試接口,并在確保穩定性的情況下實現了對多塊Flash存儲器并行測試的設計,提高了測試速度。通過NCverilog仿真結果表明,該設計有效縮短了測試時間,達到了測試要求,并成功應用于一款32位浮點微處理器中。
中圖分類號: TN402
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.222693
中文引用格式: 錢勁宇,強小燕,屈凌翔. 一種片上嵌入式Flash測試接口的設計[J].電子技術應用,2022,48(10):31-35.
英文引用格式: Qian Jinyu,Qiang Xiaoyan,Qu Linxiang. Design of an on-chip Flash memory test interface[J]. Application of Electronic Technique,2022,48(10):31-35.
Design of an on-chip Flash memory test interface
Qian Jinyu,Qiang Xiaoyan,Qu Linxiang
China Electronics Technology Group Corporation No.58 Research Institute,Wuxi 214072,China
Abstract: Flash has the charceteristics of low power consumption,large storage capacity and small volume,is widely used in embedded systems. Flash usually uses serial interface for erasing and programing test,which has the problems of low test efficiency and high test cost. The design and implementation of a test for Flash on chip is presented in this paper. By analyzing the interface and timing requirements of Flash on chip,a test interface based on multi-line SPI is designed,and the parallel test designed of Flash memories is realized under the condition of ensuring stability,which improves the test speed. The NCverilog simulation results show that the design effectively shortens the test time,meets the test requirements,and is successfully applied to a 32-bit floating-point microprocessor.
Key words : Flash;test interface;test speed;microprocessor

0 引言

    隨著信息技術的飛速發展,用戶對數據存儲系統的容量、功耗、速度等要求也越來越嚴格[1-2]Flash存儲器相對傳統的存儲器件RAM而言,具有集成度高、體積小、成本低等優點[3-4],因而隨著集成電路的規模越來越大,Flash存儲器飛速發展,逐漸成為系統芯片主流的容量存儲媒體[5]

    目前Flash存儲器在完成設計后,通常將串行標準接口作為測試接口進行擦寫測試,而串行時鐘頻率比較低,傳輸數據慢,測試效率低。另一方面,Flash存儲器的測試往往存在著擦除、編程數據比較慢的問題,這對存在多塊Flash的芯片產生了巨大的測試量,需要進行大量重復的測試,導致需要的測試時間較長[6-7],因此,如何提高測試效率,簡化測試流程,在Flash測試中顯得尤為重要。

    本文對片上Flash存儲器增加了測試接口,設計了片外測試通道,實現了片上嵌入式Flash的可測試性。為了提高測試速度,降低測試成本,一方面,設計了基于1/2/4/8線多線傳輸的SPI測試接口,在兼容串行傳輸數據的同時支持并行傳輸數據,另一方面,在確保穩定性的情況下,實現了靈活選定1/2/3塊Flash存儲器并行擦寫測試的設計。




本文詳細內容請下載:http://www.viuna.cn/resource/share/2000004953




作者信息:

錢勁宇,強小燕,屈凌翔

(中國電子科技集團公司第五十八研究所,江蘇 無錫214072)




wd.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 午夜一级毛片 | 欧美日韩大尺码免费专区 | 性生大片一级毛片免费观看 | 久久精品动漫网一区二区 | 在线视频你懂得 | 国产精品久久久久久久人人看 | 国产高清在线精品免费 | 成年人国产网站 | 亚欧洲精品在线视频免费观看 | 国产亚洲人成在线影院 | 国产成人短视频 | 日日噜噜夜夜躁躁狠狠 | 中文字幕日本一区久久 | 国外成人免费高清激情视频 | 羞羞视频免费在线观看 | 亚洲午夜一区二区三区 | 国产日韩欧美三级 | 亚洲精品午夜视频 | baoyu166.永久免费视频 | 欧美激情免费看 | 夭天曰天天躁天 | 久久精品高清 | 色综合天天综合网看在线影院 | 亚洲区 欧美区 | 久久国产精品1区2区3区网页 | 真实一级一级一片免费视频 | 成人精品国产 | 一级毛片片 | 久久香蕉综合精品国产 | 亚洲操| 视频成人永久免费视频 | 又黄又爽又色的性视频 | 国产高清一区二区 | 亚洲欧美一区二区视频 | 中文字幕欧美日韩久久 | 成人在线视频一区 | 国产精品免费一区二区三区四区 | 久久黄色小视频 | 成人免费视频网 | 狠狠色噜噜狠狠狠狠狠色综合久久 | 欧美一区二区三区视频 |