《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 自適應跨平臺PSS中間件架構及開發
自適應跨平臺PSS中間件架構及開發
2023年電子技術應用第1期
王鋒,王磊,張栗榕
新華三半導體技術有限公司 西安研究所,陜西 西安 710075
摘要: 芯片工藝、規模不斷在提升,所包含的功能越來越復雜。多核、多線程中央處理器(Central Processing Unit,CPU),多維度片上網絡(Network on Chip,NoC),高速、高密度接口,各類外設等IP(Intellectual Property)集成在芯片上系統(System on Chip,SoC),使芯片開發階段的仿真驗證場景極其復雜,對芯片特別是SoC開發和驗證完備性帶來巨大挑戰。當前在芯片開發領域,便攜式測試和激勵標準(Portable Test and Stimulus, PSS)是在UVM(Universal Verification Methodology)驗證方法學基礎上進一步解決隨機化和跨平臺的復雜組合場景定義和代碼生成難題。
關鍵詞: 芯片 PSS 中間件 驗證 VIP
中圖分類號:TN402
文獻標志碼:A
DOI: 10.16157/j.issn.0258-7998.222962
中文引用格式: 王鋒,王磊,張栗榕. 自適應跨平臺PSS中間件架構及開發[J]. 電子技術應用,2023,49(1):20-25.
英文引用格式: Wang Feng,Wang Lei,Zhang Lirong. Self-adapting midware architecture & development for cross-platform PSS[J]. Application of Electronic Technique,2023,49(1):20-25.
Self-adapting midware architecture & development for cross-platform PSS
Wang Feng,Wang Lei,Zhang Lirong
Xi′an R&D Institute, New H3C Semiconductor, Xi′an 710075, China)
Abstract: With continuous evolution of semiconductor process technologies and IC (Integrated Chip) scales, more and more complex functions are integrated. Multi-core multi-thread CPU (Central Processing Unit), multi-dimension NoC (Network on Chip), high speed interfaces, kinds of peripherals and so on IP (Intellectual Property) are integrated into SoC (System on Chip). As a result, verification scenarios during IC development become extremely complicated, which leads to great challenges to the SoC development and corresponding verification completeness. Currently PSS (Portable Test Stimulus Standard) has been introduced along with the UVM (Universal Verification Methodology) for generating extensive randomized stimulus with more complicated scenarios.
Key words : IC;PSS;midware;verification;VIP

0 引言

    隨著半導體行業的高速發展,集成電路的規模和設計的復雜性在不斷地增大,使得芯片設計的正確性很難保證,與此同時,芯片驗證也越來越困難,成為了現代芯片開發周期的瓶頸[1]。隨著芯片驗證方法學的發展,傳統的電子設計自動化(Electronic Design Automation, EDA)驗證發展到與硬件加速(Emulator,EMU)平臺和FPGA(Field Programmable Gate Array)原型驗證平臺混合的驗證手段。而如何在模塊級、子系統級、系統級等不同層級和EDA、EMU、FPGA不同類型測試臺(Testbench,TB)上進行測試激勵的復用,確保不同平臺驗證的一致性,成為了新的挑戰[2]。

    為了實現測試激勵的有效復用,繼UVM(Universal Verification Methodology)之后,Accellera標準組織推出了便攜式測試和激勵標準(Portable Stimulus Standard,PSS),其目標是提供一個獨立的測試激勵來源,并在更高的抽象級別上定義激勵和場景,從而實現跨層級和平臺的場景描述和測試激勵復用。其主要的特點如下:

    (1) 通過PSS建模在更高抽象級別上指定激勵和測試,可定義面向CPU(Central Processing Unit)和各類接口協議的復雜組合場景。

    (2) 可以方便地生成隨機組合場景的C/C++或者SV (SystemVerilog)代碼,通過編譯并加載C/C++如案卷程序實現CPU的驗證場景,通過調用驗證IP(Verification Intellectual Property, VIP)或硬件加速VIP(Accelerated VIP,AVIP)實現對特定協議接口的激勵。

    (3) PSS場景模型不僅可應用于模塊級、子系統級和系統級EDA測試臺,還可以用在EMU、FPGA平臺,為不同級別的平臺產生相同的激勵,實現了測試激勵復用,確保了驗證的一致性。




本文詳細內容請下載:http://www.viuna.cn/resource/share/2000005070。




作者信息:

王鋒,王磊,張栗榕

(新華三半導體技術有限公司 西安研究所,陜西 西安 710075)




wd.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 中国大陆高清aⅴ毛片 | 一级毛片子 | 免费簧片在线观看 | 午夜色图 | jyzzyzzz免费视频国产 | 青春草在线免费视频 | 欧类av怡春院 | 成人午夜影视全部免费看 | 10周岁女全身裸无打码免费 | 国产青草视频 | 99ri国产精品 | 国产不卡一区二区三区免费视 | 一级片黄色a | 亚洲成综合人影院在院播放 | 男女日皮免费视频 | 波多野结衣与公中出中文字幕 | 午夜网页 | 欧美性生活网址 | 毛片免费在线播放 | 成人污视频在线观看 | 18免费视频| 三级黄色在线视频 | 午夜一级片 | 国产成人在线综合 | 亚洲免费毛片 | 在线a人片免费观看不卡 | 精品在线免费观看视频 | 中文字幕禁忌乱偷在线 | 精品国内自产拍在线视频 | 成人欧美日韩高清不卡 | 国产精品一区91 | 欧美特黄特刺激a一级淫片 欧美特黄视频在线观看 | 久久午夜国产片 | 国产麻豆精品hdvideoss | 特黄一级视频 | 在线视频一区二区三区四区 | 青草福利视频 | 日本免费一区二区三区中文 | 国产一区二区三区不卡免费观看 | 清清草视频 | 一级黄色片免费观看 |