《電子技術應用》
您所在的位置:首頁 > 電子元件 > 設計應用 > 基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查
基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查
2023年電子技術應用第8期
張成,趙佳,李晴
(格芯半導體(上海)有限公司 中國研發中心(上海),上海 201204)
摘要: 隨著硅工藝尺寸發展到單納米水平,摩爾定律的延續越來越困難。2D Flip-Chip、2.5D、3D等異構集成的先進封裝解決方案將繼續滿足小型化、高性能、低成本的市場需求,成為延續摩爾定律的主要方向。但它也提出了新的挑戰,特別是對于系統級的LVS檢查。采用Cadence Integrity 3D-IC平臺工具,針對不同類型的先進封裝,進行了系統級LVS檢查驗證,充分驗證了該工具的有效性和實用性,保證了異構集成封裝系統解決方案的可靠性。
中圖分類號:TN402 文獻標志碼:A DOI: 10.16157/j.issn.0258-7998.239802
中文引用格式: 張成,趙佳,李晴. 基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查[J]. 電子技術應用,2023,49(8):47-52.
英文引用格式: Zhang Cheng,Zhao Jia,Li Qing. System-level LVS checking of heterogeneous integration packaging based on Cadence Integrity 3D-IC[J]. Application of Electronic Technique,2023,49(8):47-52.
System-level LVS checking of heterogeneous integration packaging based on Cadence Integrity 3D-IC
Zhang Cheng,Zhao Jia,Li Qing
(Globalfoundries China (Shanghai) Co., Limited, Shanghai 201204, China)
Abstract: With the development of silicon process size to the level of single nano, it has been more and more difficult to continue Moore's law. Advanced packaging solutions with heterogeneous integration, such as 2D Flip-Chip, 2.5D and 3D, will continue to meet market requirements for miniaturization, high performance and low cost, thus become the main direction of continuing Moore's Law. But it also presents new challenges, especially for system-level LVS checking. In this paper, Cadence Integrity 3D-IC tool was used to perform system-level LVS checking for different types of advanced packaging, which fully verified the effectiveness and practicability of the tool and ensured the reliability of heterogeneous integration packaging system solutions.
Key words : heterogeneous integration;advanced packaging;system-level LVS;integrity 3D-IC

0 引言

電子產品一直以來追求的尺寸更小,成本和功耗更低的趨勢,在過去受益于硅工藝的快速升級更新,得到了持續的發展。但近年來,隨著硅工藝尺寸發展到單納米水平,摩爾定律的延續越來越困難。單一的納米工藝在綜合考慮成本、良率、功耗等因素后,將不再具有競爭優勢。2D Flip-Chip、2.5D、3D等具有異構集成先進封裝解決方案將繼續滿足小型化、高性能、低成本的市場需求,成為延續摩爾定律的主要方向。但它也提出了新的挑戰,特別是對于系統級的LVS(Layout Versus Schematics)檢查。由于異構集成封裝結構復雜、規模龐大,任何一個環節的失誤都會產生巨大的影響,因此急需一個完整的解決方案,可以對各類異構集成封裝進行有效的系統級檢查。本文嘗試采用Cadence公司的Integrity 3D-IC平臺,針對主流的異構集成封裝進行LVS檢查驗證。



本文詳細內容請下載:http://www.viuna.cn/resource/share/2000005479




作者信息:

張成,趙佳,李晴

(格芯半導體(上海)有限公司 中國研發中心(上海),上海 201204)

微信圖片_20210517164139.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 最近日本中文字幕免费完整 | 国产麻豆视频免费观看 | 免费激情网站 | 日韩一区二区三区在线免费观看 | 欧美三级欧美成人高清www | 久久国产精品成人免费 | 欧美一级黄色片免费看 | 玖玖在线播放 | 美国一级大黄 | 精品视频在线免费看 | 性欧美xxxx视频在线观看 | 日韩国产成人精品视频人 | 日本国产最新一区二区三区 | 97久久久久 | 欧美一级淫片a免费播放口aaa | 91成人免费版 | 操榴视频 | 免费一级毛片私人影院a行 免费一级毛片视频 | 欧美日韩影院 | 一级黄色片免费观看 | 国内不卡一二三四区 | 五月婷婷视频在线观看 | xxxxxx日本护士xxxx | 日韩在线影院 | 中国产一级毛片 | 午夜视频十八嗯嗯啊免费 | 簧片免费视频 | 久久久久国产午夜 | 97夜夜澡人人爽人人喊中国片 | 麻豆久久精品免费看国产 | 欧美精品第三页 | 亚洲色啦啦狠狠网站 | 最新日本中文字幕 | 色就色欧美综合偷拍区a | 亚洲欧美中文字幕 | 天堂中文资源网 | 国产黄色a三级三级三级 | 在线 | 一区二区三区四区 | 免费观看一级成人毛片软件 | 日韩黄漫啪啪免费动漫 | 涩涩涩丁香色婷五月网视色 |