《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 一種基于分布式計算的芯片仿真加速設計
一種基于分布式計算的芯片仿真加速設計
電子技術應用
王鋒,張栗榕,王磊
新華三半導體技術有限公司 西安研究所,陜西 西安 710075
摘要: 隨著芯片設計規(guī)模和復雜度越來越大,傳統(tǒng)的芯片EDA(Electronic Design Automation)驗證方法在子系統(tǒng)和SoC(System on Chip)全芯片級別越來越受限于仿真速度限制。如何高效收斂RTL(Register Transfer Level)設計,確保及時高質量交付,成為芯片研發(fā)領域急需解決的重要問題。介紹了一種自研的利用分布式計算方法來加速大型芯片仿真效率的DVA(Distributed Verification Acceleration)系統(tǒng)架構和實現(xiàn)。
中圖分類號:TN402 文獻標志碼:A DOI: 10.16157/j.issn.0258-7998.233800
中文引用格式: 王鋒,張栗榕,王磊. 一種基于分布式計算的芯片仿真加速設計[J]. 電子技術應用,2024,50(1):31-34.
英文引用格式: Wang Feng,Zhang Lirong,Wang Lei. Design of SoC/SIP simulation acceleration based on distributed computing[J]. Application of Electronic Technique,2024,50(1):31-34.
Design of SoC/SIP simulation acceleration based on distributed computing
Wang Feng,Zhang Lirong,Wang Lei
Xi′an R&D Institute, New H3C Semiconductor, Xi′an 710075, China
Abstract: With the continuous growth of IC design scale and complexity, traditional EDA verification is more and more restricted especially for sub-system and SoC full chip level simulation efficiency. To efficiently and effectively find and debug RTL problems and ensure the IC delivery quality and time to market has become the critical path for IC development. This article introduces a platform (DVA) based on distributed computing method to accelerate large scale IC verification. The DVA platform based on UVM, adopts native Linux socket components as underlying layer for communication.
Key words : IC development;EDA;distributed computing;simulation acceleration

引言

芯片復雜度在多維度提升,一方面體現(xiàn)在晶體管數(shù)量劇增,另一方面,芯片中復雜子系統(tǒng)數(shù)量增加。芯片復雜度也在改變芯片設計生態(tài),西門子EDA和Wilson Research公布了2022年一起合作的研究報告白皮書,定量分析了芯片復雜度提升所帶來的一系列設計和驗證方法學變化及新需求,它們正在驅動未來幾年芯片開發(fā)領域變革。子系統(tǒng)的驗證隨著復雜度和數(shù)量提升會越來越具有挑戰(zhàn)性;同時,多個復雜子系統(tǒng)并行工作時的驗證成為另一個驗證難點;還有子系統(tǒng)的異質性,例如高性能模擬/混合信號模塊的驗證方法不一致,也給芯片系統(tǒng)驗證帶來挑戰(zhàn)。驗證逐漸占據(jù)了整個產品開發(fā)周期很大一部分,僅功能驗證一項就需要設計團隊約70%的精力和時間。芯片驗證將成為重中之重[1]。該白皮書表示,芯片首次流片成功的比例在下降,約有32%的項目在第一次“spin”取得成功,這意味著68%的項目沒有能夠按照計劃交付。子系統(tǒng)和芯片系統(tǒng)層面驗證由于DUT(Device Under Test)規(guī)模比較大,傳統(tǒng)的EDA驗證方法一直受制于仿真速度等限制,導致驗證周期長,無法快速發(fā)現(xiàn)、迭代和收斂設計問題。如何高效保證芯片設計質量、一次流片成功,成為芯片研發(fā)領域急需解決的瓶頸。


本文詳細內容請下載:

http://www.viuna.cn/resource/share/2000005830


作者信息:

王鋒,張栗榕,王磊

(新華三半導體技術有限公司 西安研究所,陜西 西安 710075)


weidian.jpg

此內容為AET網(wǎng)站原創(chuàng),未經(jīng)授權禁止轉載。
主站蜘蛛池模板: 亚洲综合偷自成人网第页色 | 99视频网址 | 午夜剧场在线免费观看 | 国产freexxxx性播放 | 欧美一区亚洲二区 | 精品在线观看国产 | 国产精品成人观看视频国产奇米 | 欧美日韩国产高清一区二区三区 | 操操网址| 日本天堂网在线 | 亚洲精彩视频在线观看 | 高清视频 一区二区三区四区 | 曰本还a大片免费无播放器 曰本三级香港三级三级人 孕交videos小孕妇xx中文 | 全免费午夜一级毛片一级毛 | a极毛片| 日韩理论视频 | 精品国产一区二区二三区在线观看 | 国内日本精品视频在线观看 | 久久久鲁 | 免费一级毛片清高播放 | 爽爽影院色黄网站在线观看 | 最近中文字幕完整视频高清1 | jizzjizz丝袜老师 | 黄色一级片免费在线观看 | 正品蓝导航永久福利在线视频 | 欧美成人剧情中文字幕 | 青青草国产免费久久久91 | 国产福利在线小视频 | 色色免费 | 亚洲国产精品久久久天堂 | 中文字幕25页 | 国美女福利视频午夜精品 | 最近免费中文字幕大全高清大全1 | 日韩欧美在线综合网高清 | 日韩色图区 | 在线不卡国产 | 特级全黄一级毛片视频 | 国产高清在线精品一区二区三区 | 日本中文字幕一区 | 欧美综合色另类图片区 | 日日干日日摸 |