《電子技術應用》
您所在的位置:首頁 > EDA與制造 > 設計應用 > 利用 IDDR 簡化亞穩態
利用 IDDR 簡化亞穩態
今日電子/21ic
Primitivo Matas Sanz
摘要: 在FPGA等同步邏輯數字器件中,所有器件的寄存器單元都需要預定義信號時序以使器件正確地捕獲數據,進而產生可靠的輸出信號。當另一器件將數據發送給FPGA時,FPGA的輸入寄存器必須在時鐘脈沖邊沿前保證最短的建立時間和時鐘脈沖邊沿后的保持時間,從而確保正常完整地接收信號。
Abstract:
Key words :

如果在具有多個時鐘的非同步系統中使用FPGA,或者系統中的時鐘頻率或相位與FPGA所使用時鐘頻率或相位不同,那么設計就會遇到亞穩態問題。不幸的是,如果設計遇到上述情況,是沒有辦法完全解決亞穩態問題的,不過還是有一些方法可降低系統出現亞穩態問題的幾率。


先來深入研究一下引起亞穩態的原因,再談談用哪些方法加以應對。

什么是亞穩態
在FPGA等同步邏輯數字器件中,所有器件的寄存器單元都需要預定義信號時序以使器件正確地捕獲數據,進而產生可靠的輸出信號。當另一器件將數據發送給FPGA時,FPGA的輸入寄存器必須在時鐘脈沖邊沿前保證最短的建立時間和時鐘脈沖邊沿后的保持時間,從而確保正常完整地 接收信號。


在一定的延遲后,寄存器輸出端隨后將信號發送到FPGA的其他部分。不過,如果信號傳輸違反了指定時間要求,那么輸出寄存器可能就會進入所謂的亞穩態,這就導致寄存器輸出值會在高低狀態之間波動,且這種狀態的時間不確定,從而使穩定輸出狀態無法達到寄存器指定的時間,進而造成性能略有延遲或邏輯行為的副效應。

解決問題
一般來說,將FPGA連接到另一個具有不同時鐘域的數字器件時,必須給FPGA的輸入部分添加一級同步,使FPGA時鐘域中的第一個寄存器充當同步寄存器。為了實現這一目的,可在FPGA器件的輸入級中使用一系列寄存器或同步寄存器鏈。該鏈可在輸入寄存器將信號發送到FPGA的其他區域之前,允許 能有更多的時間解決潛在的亞穩態信號問題。亞穩態信號的穩定時間通常比一個時鐘周期要短得多,因此即便延遲半個時鐘周期,亞穩態出現的概率也會按數量級減少。


為了降低亞穩態問題的出現概率,在設計中實現的一系列寄存器(連接成移位寄存器)必須滿足以下標準要求:


所有寄存器必須由同一時鐘,或與同一時鐘相位相關的時鐘控制。


鏈中每個寄存器的扇出都僅針對相鄰的寄存器。


由于不能完全消除亞穩態問題,因此必須做好解決問題的準備。為此,設計人員采用平均故障間隔時間(MTBF)這個指標來估算從問題出現并導致故障的兩個事件間的平均時間。MTBF值越高,說明設計的穩定性越高。如果發生了“故障”,只是說明沒有解決亞穩態問題,并不是系統本身真的出現了故障。


如欲了解測量亞穩態的方法,敬請訪問:http://www.xilinx.com/support/documentation/application_notes/xapp094.pdf,查閱賽靈思應用指南XAPP094。
可用以下方程式計算出寄存器的MTBF:

在本例中,C1和C2代表寄存器技術相關常數,tMET代表亞穩態的穩定時間。


可根據每個寄存器的MTBF,確定總的MTBF值。同步器的故障率為1/MTBF,則將每個同步器的故障率相加,就能計算出整個設計的故障率:

從上式可以明顯看出,通過改進寄存器單元的架構,優化設計以延長同步寄存器的tMET,甚至增加鏈中寄存器的數量等多種方法來改進MTBF。


高層代碼與布局圖
如果發現輸入信號存在潛在的亞穩態問題,只需創建與同一時鐘有相位關系的時鐘驅動的寄存器鏈就能解決此問題。這需要提供如圖1所示的電路。

圖1 同步器鏈的默認布置圖


圖中,將寄存器鏈放置在兩個單元中:第一個為ILOGIC單元,而另外兩個寄存器放置在SLICE單元中(選擇具有相同時鐘的3個寄存器和鏈)。這是減少亞穩態問題的一種快速且非常簡單的方法,還有其他一些方法不但可減少亞穩態問題,還可優化性能。

使用賽靈思邏輯塊的IDDR" title="IDDR">IDDR方法
在Virtex-4和Virtex-5 FPGA中,賽靈思將其ILOGIC模塊直接放置在I/O驅動器和接收器的后面。該模塊包括4個存儲元件寄存器和1個可編程絕對延遲元件。


Virtex-4與Virtex-5器件均采用這4個寄存器來實現雙倍數據率輸入(IDDR)寄存器,功能設計師只需例化IDDR原語便能實現。這將使 受益匪淺。


這種原語的其中一個模式稱為SAME_EDGE_PIPELINED。圖2顯示了采用這種模式的DDR輸入寄存器及相關信號。綠色矩形框顯示了一系列最優的寄存器,可用其解決亞穩態問題。此外,使用 IDDR 方法還有一個優勢,即能使用兩三倍之多的主時鐘,同時又不會造成任何設計時延問題。

圖2 SAME_EDGE_PIPELINED模式中的輸入DDR

只需少量代碼
在《Virtex-4用戶指南》的328~329頁,舉例說明采用VHDL和Verilog語言編寫的IDDR原語的例化。以下采用Verilog語言的IDDR原碼例化的典型實例:
defparam IDDR_INT2.DDR_CLK_EDGE = "SAME_EDGE_PIPELINED";
defparam IDDR_INT2.INIT_Q1 = 1'b1;
defparam IDDR_INT2.INIT_Q2 = 1'b1;
defparam IDDR_INT2.SRTYPE = "SYNC";
IDDR IDDR_INT2( .Q1(sync_data),
.Q2(signal_noload), .C(CLK_2X),
.CE(1'b1), .D(async_data),.R(), .S());
在圖3中看到全新的布局圖。 用這種方法將寄存器鏈放置在兩個單元:前兩個寄存器放置在ILOGIC單元中,另一個寄存器則放置在SLICE單元中(這里選擇的鏈具有3個寄存器和2個不同的時鐘,其中一個時鐘速度是另一個的兩倍)。

圖3 顯示IDDR替代的同步器鏈


整體而言,亞穩態問題會給設計帶來不便,但采用一些快速便捷的解決方案(如以一種新的方式使用IDDR原語)就能大幅降低設計發生亞穩態問題的幾率。大家應在創建設計時就采用上述方法,而不應事后亡羊補牢,這樣就能創建出既能靈活應對亞穩性問題,而且所占面積、性能和成本又得到優化的架構。

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 日本综合在线观看 | 午夜视频在线观看完整高清在线 | 亚洲成年网站在线777 | 五月婷婷激情网 | 国产成人啪精品视频免费网 | 午夜羞羞视频在线观看 | 高清中文字幕在线 | 久操视频免费看 | 日本福利片在线观看 | 色偷偷尼玛图亚洲综合 | 国产综合成色在线视频 | 欧美在线暴力性xxxx | 特级毛片ww特级毛片w免费版 | 污污视频在线播放 | 美国一级大黄一片免费的网站 | 日韩亚| 一级高清毛片免费a级高清毛片 | 久久本道综合色狠狠五月 | 日本高清免费h色视频在线观看 | 中国在线播放精品区 | 在线视频污 | 成人午夜性a一级毛片美女 成人午夜小视频 | 网站在线观看你懂的 | 亚洲美女中文字幕 | 亚洲中文毛片播九公社 | 一本久道久久综合 | 怡红院五月天 | 色网综合 | 天天天天做夜夜夜做 | 日韩精品一区二区三区在线观看l | 欧美日韩高清在线观看一区二区 | 你懂的 在线视频 | 成人小视频在线观看免费 | 黄色福利网站 | 国产在线一区二区三区四区 | 中文字幕亚洲一区二区va在线 | 成年人免费在线 | 77色视频在线 | 免费无遮挡无遮羞在线看 | 草草免费观看视频在线 | 欧美一区二区三区不卡免费观看 |