《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 其他 > 設(shè)計應(yīng)用 > 基于FPGA的LVDS無時鐘數(shù)據(jù)傳輸方案設(shè)計與實現(xiàn)
基于FPGA的LVDS無時鐘數(shù)據(jù)傳輸方案設(shè)計與實現(xiàn)
2021年電子技術(shù)應(yīng)用第6期
畢彥峰1,李 杰1,胡陳君2
1.中北大學 電子測試技術(shù)重點實驗室,山西 太原030051; 2.蘇州中盛納米科技有限公司,江蘇 蘇州215123
摘要: 針對離線式彈載數(shù)據(jù)采集存儲設(shè)備小型化需求,設(shè)計了一種基于FPGA的LVDS(Low-Voltage Differential Signaling)無時鐘高速數(shù)據(jù)傳輸系統(tǒng)。在不外掛接口芯片的情況下,用板載時鐘代替差分時鐘,僅使用一對差分管腳即可完成一路LVDS無時鐘數(shù)據(jù)傳輸,系統(tǒng)中數(shù)據(jù)接口較多時可以很大程度上減少板卡體積。通過提高FPGA內(nèi)部SERDES(Serializer-Deserializer)反串行化比例以及數(shù)據(jù)進行8B/10B編碼解決鑒相器失效的問題,并以此為板載時鐘提供準確的相位信息來對齊串行數(shù)據(jù)和模擬時鐘,最后按照模擬時鐘將串行LVDS數(shù)據(jù)反序列化,從而達到板載時鐘代替LVDS隨路時鐘的目的,以此實現(xiàn)基于FPGA無隨路時鐘的LVDS高速傳輸。試驗表明,該系統(tǒng)能夠可靠、有效工作,具備一定工程實用價值。
關(guān)鍵詞: FPGA 無時鐘傳輸 LVDS SerDes
中圖分類號: TN919;TP274
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.201076
中文引用格式: 畢彥峰,李杰,胡陳君. 基于FPGA的LVDS無時鐘數(shù)據(jù)傳輸方案設(shè)計與實現(xiàn)[J].電子技術(shù)應(yīng)用,2021,47(6):62-66.
英文引用格式: Bi Yanfeng,Li Jie,Hu Chenjun. Design and implementation of LVDS clockless data transmission scheme based on FPGA[J]. Application of Electronic Technique,2021,47(6):62-66.
Design and implementation of LVDS clockless data transmission scheme based on FPGA
Bi Yanfeng1,Li Jie1,Hu Chenjun2
1.State Key Laboratory of Electronic Testing Technology,North University of China,Taiyuan 030051,China; 2.Suzhou Zhongsheng Nanotechnology Company,Suzhou 215123,China
Abstract: Aiming at the miniaturization requirements of off-line bomb-borne data acquisition and storage equipment, an FPGA-based LVDS clockless high-speed data transmission system is designed. Without an external interface chip, the onboard clock is used to replace the differential clock, and only a pair of differential pins can complete a LVDS clockless data transmission. When there are many data interfaces in the system, the board volume can be greatly reduced. The problem of phase detector failure is solved by increasing the deserialization ratio of the FPGA internal SERDES and 8B/10B encoding of the data, so to provide accurate phase information for the onboard clock to align the serial data and the analog clock. Finally,following the analog clock,the serial LVDS data is deserialized, so as to achieve the purpose of replacing the LVDS accompanying clock with the onboard clock, so as to achieve high-speed LVDS transmission based on FPGA without accompanying clock. Tests show that the system can work reliably and effectively, and has certain engineering practical value.
Key words : FPGA;no clock transmission;LVDS;SERDES

0 引言

    常規(guī)彈藥制導化改造試驗過程中,事后回讀彈載數(shù)據(jù)記錄儀所記錄的各種指令參數(shù)是測試反饋中重要的方式。在靶場測設(shè)發(fā)射導彈之前,數(shù)據(jù)回讀也是監(jiān)測彈藥狀態(tài)的一種十分重要的方式。隨著科技的進步,數(shù)據(jù)存儲設(shè)備愈發(fā)趨近小型化、高速化,所能提供的數(shù)據(jù)回讀接口也越來越少,導致對采集存儲設(shè)備進行數(shù)據(jù)回讀時無法同時滿足速度快和接口少的條件[1-2]



本文詳細內(nèi)容請下載:http://www.viuna.cn/resource/share/2000003575




作者信息:

畢彥峰1,李  杰1,胡陳君2

(1.中北大學 電子測試技術(shù)重點實驗室,山西 太原030051;

2.蘇州中盛納米科技有限公司,江蘇 蘇州215123)





wd.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 一个人看的www在线播放 | 国产最强大片免费视频 | 国产一区中文字幕在线观看 | 日韩国产片 | 国产在线视频你懂得 | 你懂的 在线播放 | 最近中文字幕2019高清免费 | a一级爱做片免费观看欧美 a一级爱做片免费 | 国产成人h福利小视频在线观看 | 2018日日夜夜操 | 日美黄色片 | 在线毛片网 | 免费日韩视频 | 日本欧美一区二区三区在线观看 | 亚洲欧美激情精品一区二区 | 青青青国产精品国产精品美女 | 久久精品国产一区 | h网站免费观看 | 成人福利网| 欧美日操 | 欧美一二三区在线 | 99在线热播精品免费 | 亚洲精品成人av在线 | 麻豆啪啪| h肉动漫在线视频无修无遮挡 | 五月天中文在线 | 天堂中文在线资源 | 国产成人18黄网站免费 | 免费一级毛片正在播放 | 国产色视频在线观看免费 | 国产午夜精品一二区理论影院 | 亚洲福利网 | 日本乱人伦片中文字幕三区 | 黄色片在线观看免费 | 中文字幕一区二区三区在线不卡 | 亚洲欧洲色天使日韩精品 | 成年人毛片网站 | 香港一级纯黄大片 | 国产视频网站在线观看 | 成人在线午夜 | 免费h片在线观看 |