《電子技術應用》
您所在的位置:首頁 > EDA與制造 > 設計應用 > 基于計數器的隨機單輸入跳變測試序列生成
基于計數器的隨機單輸入跳變測試序列生成
來源:微型機與應用2010年第14期
梁 蓓1,楊 健1,王 義2
1.貴州大學 理學院,貴州 貴陽550025;2.貴州師范大學 物理與電子科學學院,貴州 貴陽550
摘要: 分析了CMOS邏輯電路的功耗來源,對低功耗內建自測試技術進行了研究。為了減少被測電路內部節點的開關翻轉活動率,提高測試向量之間的相關性,研究了隨機單輸入跳變測試生成序列,可以在不損失故障覆蓋率的前提下,降低被測電路的開關翻轉活動率,實現測試期間的低功耗,特別適合于數字集成電路的內建自測試。
Abstract:
Key words :

摘  要: 分析了CMOS邏輯電路的功耗來源,對低功耗內建自測試技術進行了研究。為了減少被測電路內部節點的開關翻轉活動率,提高測試向量之間的相關性,研究了隨機單輸入跳變測試生成序列,可以在不損失故障覆蓋率的前提下,降低被測電路的開關翻轉活動率,實現測試期間的低功耗,特別適合于數字集成電路的內建自測試。
關鍵詞: 集成電路測試;內建自測試;測試矢量生成器低功耗測試;矢量跳變

    隨著超大規模集成電路和系統級芯片(SoC)的發展,集成電路的測試面臨越來越多的困難,尤其在測試模式下的功耗大大高于工作模式時的問題已經引起了研究人員的重視。隨著IC工作頻率、集成度、復雜度的不斷提高,IC的功耗也快速增長。以Intel處理器為例,其最大功耗大約每4年增加1倍。而隨著制造工藝特征尺寸的降低,CMOS管的靜態功耗急劇增加,并且呈指數增長趨勢。由此帶來了一系列的現實問題,因為過大的功耗會引起IC運行溫度上升,導致半導體電路的運行參數漂移,影響IC的正常工作,降低了芯片的成品率和可靠性,甚至使電路失效[1]。因此低功耗測試對當今VLSI系統設計變得越來越重要,在芯片測試的過程中考慮低功耗測試問題已成為一種趨勢。特別是在當前深亞微米工藝下,線寬越來越小,所以對線上的電子密度要求越來越嚴格。隨著溫度的升高,電遷徒速度越來越快,導致連線的失效率上升,從而降低了整個電路的可靠性。高功耗造成的溫度升高還會降低載流子的遷徒率,使得晶體管的翻轉時間增加,因而降低了系統的性能。
1 CMOS電路能量和功耗數學估算模型
    CMOS VISL中的功耗主要分為靜態功耗和動態功耗兩大類[2]。靜態功耗主要由漏電流產生,由于CMOS電路結構上的互補對稱性,同一時刻只有一個管子導通,漏電流很小,因此靜態功耗不是系統功耗的主要部分。動態功耗來自于器件發生“0/1”或“1/0”跳變時的短路電流和對負載電容充放電時所引起的功耗,動態功耗是電路功耗的主要來源[3]。
    在CMOS電路中,一個CMOS邏輯門的平均動態功耗Pd可表示為[4]:
   
    根據式(1)可知,CMOS VISL中的動態功耗主要取決于3個參數:電源電壓VDD、時鐘頻率f和電路中反映節點開關翻轉活動率的幾率因子?琢。通過降低電源電壓VDD和時鐘頻率f來降低電路的功耗是以降低電路的性能為代價的,因而通常采用降低測試時電路開關翻轉活動率?琢來降低功耗,這種方法不會使電路的性能下降,是目前降低功耗的主流技術。
2 RSIC測試序列生成

    首先將移位寄存器SR初始化為(0,0,0,…,0),用使能信號將觸發器(FF)置“1”,FF和SR都由公共的測試時鐘信號Clock所控制,在(n+1)時鐘周期內SR產生的測試向量為:{(0,0,0,…,0),(1,0,0,…,0),(1,1,0,…,0),(1,1,1,…,0),…(1,1,1,…,1)}。在下一個時鐘信號到來時“與”門使SR的第一級為“0”,經過n個時鐘脈沖后,SR的輸出為{(0,1,1,…,1),(0,0,1,…,1),(0,0,0,…,1),…,(0,0,0,…,0)},然后周而復始繼續重復以上過程。
    初始化后,在(2n+1)個時鐘周期內Counter的輸出保持穩態,而SR產生(2n+1)個不同的測試向量,在信號Counter-Clock的作用下,SR與Counter作“對應位的異或運算”,可產生(2n+1)個單輸入變化(SIC)測試向量。可用于對集成電路的低功耗測試。
3 實驗驗證
    為了驗證RSIC測試序列可以降低測試期間的功耗,用Xilinx公司的專用功耗分析工具——XPower對上述譯碼器進行功耗分析實驗。
    實驗中選用的FPGA是spartan3系列的xc3s400,其封裝形式為tq144,速度等級為-6,直流電源電壓為3.3 V,最大時鐘頻率為50 MHz。
    在不同時鐘頻率下,對CC4028譯碼器邏輯主電路分別施加如圖2所示的偽隨機全測試序列(MSIC)和如圖3所示的隨機單輸入跳變(RSIC)測試序列,測得的平均動態功耗如表1所示。

    由表1可知:
    (1)隨著時鐘頻率的提高,譯碼器的平均動態功耗不斷地增加,這與理論分析公式(1)相符。
    (2)與MSIC測試序列相比,RSIC測試序列在不同的時鐘頻率下均可降低測試時的動態功耗。
    由于BIST的廣泛使用,對其進行低功耗設計的研究非常活躍,已經成為一個很重要的研究方向,但是通過降低電源電壓VDD和時鐘頻率f來降低測試期間的功耗是不可取的,因為這樣會影響電路的性能及測試的效率。而減少電路的開關翻轉活動率的幾率因子?琢不會影響測試的正常進行。本文的研究表明單輸入跳變測試序列相對于多輸入跳變具有更高的相關性,在測試的過程中可以有效地減少被測電路內部節點的開關翻轉活動率?琢,達到降低測試功耗的目的。
參考文獻
[1] BONHOMME Y.Test power:a big issue in large SoC designs[C].Proceedings of the First IEEE International Workshop on Electronic Design, Test and Applications DELTA’02,2002:447-449.
[2] CORNO F,PRINETTO P,REBAUDENGO M,et al.A test pattern generation methodology for low power consumption [J].IEEE VTS,1998:453-457.
[3] VIRAZEL A,WUNDERLICH H J.High defect coverage with low-power test sequences in a BIST environment[J]. IEEE Design & Test of Computers,2002,18(6):44-52.
[4] 甘學溫,莫邦熨.低功耗CMOS邏輯電路設計綜述[J]. 微電子學,2000,30(8):263-267.
[5] 王義,傅興華.低功耗單輸入跳變測試理論的研究.微電子學與計算機,2009,26(2):5-7.
[6] IOANNIS V,ANTONIS P.An efficient built-in self test methord for robust path delay fault testing[C].Jornal of Electronic testing:Theory and Application 8.1996:219-222.

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 国产亚洲精品自在久久77 | 亚洲欧洲精品视频在线观看 | 国产精品久久久久久久人人看 | 久久精品成人欧美大片免费 | 一级骚片| 999精品视频这里只有精品 | 欧美日韩一区二区中文字幕视频 | 中文字幕亚洲综合精品一区 | 国产亚洲日本人在线观看 | 你懂得在线视频 | 亚洲综合狠狠 | 日韩精品毛片 | 免费的黄色影片 | 中国性hd| 成人免费网站视频www | 麻豆一区二区三区在线观看 | 日本免费三级网站 | 国产成人一区二区三中文 | 一本大道无香蕉综合在线 | 天天做天天摸 | 久久久久久精 | 国产特黄特色a级在线视 | 国产天天射| 农村寡妇女人一级毛片 | 一级特色黄色片 | 91国自产精品中文字幕亚洲 | 欧美日韩一二 | 日本爽妇网 | 在线观看黄色一级片 | 国产日韩欧美精品一区二区三区 | 成人久久18免费游戏网站 | 成人a视频 | 亚欧乱色一区二区三区 | 国产在线高清视频 | 在线观看crm | 夜夜性日日交xxx性视频 | 黄色小毛片 | 日韩色综合 | 手机在线成人精品视频网 | 免费韩国理伦片在线观看 | 很黄很色的1000部视频 |