《電子技術應用》
您所在的位置:首頁 > EDA與制造 > 設計應用 > 基于晶圓級技術的PBGA電路設計與驗證
基于晶圓級技術的PBGA電路設計與驗證
電子技術應用
文永森,羅曦,杜映洪,劉勇,劉紹輝
中國電子科技集團公司第五十八研究所
摘要: 晶圓級封裝技術可實現多芯片互連,但在封裝尺寸、疊層數和封裝良率等方面的問題限制了其在電路小型化進程中的發展。以一款扇出型晶圓級封裝電路為例,基于先進封裝技術,采用軟件設計和仿真優化方式,結合封裝經驗和實際應用場景,通過重布線和芯片倒裝的方式互連,完成了有機基板封裝設計與制造,實現了該電路低成本和批量化生產的目標。本產品的設計思路和制造流程可為其他硬件電路微型化開發提供參考。
中圖分類號:TN402 文獻標志碼:A DOI: 10.16157/j.issn.0258-7998.234711
中文引用格式: 文永森,羅曦,杜映洪,等. 基于晶圓級技術的PBGA電路設計與驗證[J]. 電子技術應用,2024,50(7):55-58.
英文引用格式: Wen Yongsen,Luo Xi,Du Yinghong,et al. Design of PBGA circuit based on wafer level packaging technology[J]. Application of Electronic Technique,2024,50(7):55-58.
Design of PBGA circuit based on wafer level packaging technology
Wen Yongsen,Luo Xi,Du Yinghong,Liu Yong,Liu Shaohui
China Electronics Technology Group Corporation No.58 Research Institute
Abstract: Wafer level packaging technology can achieve multi-chip interconnection. However, issues such as packaging size, number of layers, and packaging yield have limited its development in the process of circuit miniaturization. This article takes a fan out wafer level packaging circuit as an example. Based on advanced packaging technology, using software design and simulation optimization methods, combined with packaging experience and practical application scenarios, the organic substrate packaging design and manufacturing were completed through rewiring and chip flip chip interconnection, achieving the goal of low-cost and mass production of the circuit. The design concept and manufacturing process of this product can provide reference for the miniaturization development of other hardware circuits.
Key words : wafer level packaging;circuit miniaturization;chip flip chip;substrate packaging

引言

近年來,在“超越摩爾定律”的背景下[1],以芯片與封裝協同開發的先進封裝技術隨之誕生。其中,扇出型晶圓級封裝(FOWLP)技術以將多個芯片互連且形成系統級封裝為技術優勢而備受關注。

國外已經有對FOWLP技術的應用,TSMC 和 Apple 公司在2016年首次在A7處理器上實現了FOWLP技術的應用,在大幅度降低制造成本的同時,解決了模擬、電源等芯片混合封裝的問題[2]。Samsung公司在 2018年采用芯片后置的扇出封裝技術來制作重布線層(RDL)完成芯片間的互連,使多通道、多I/O的堆疊內存芯片(HBM)突破內存芯片的寬帶瓶頸[3]。

國內技術起步較晚,依靠自主工藝能力,也有相應的產品研究,李居強等人設計一款雙層晶圓級扇出封裝產品,在機電控制電路小型化領域中做出了一次創新[4]。王剛等人設計了一款天線-芯片一體化射頻產品,利用晶圓級封裝實現了天線與芯片的垂直布局與互連,為更高密度和更大規模的射頻電路提供了解決思路[5]。

晶圓級封裝技術在國內雖然得到廣泛研究,但尚未制定統一的可靠性驗證標準[6]。因此,該類產品目前沒有被大規模運用。相反,隨著國內基板制造水平的提升,高多層、大尺寸等高難度樹脂基板已經實現了規模化量產,高可靠性和低成本的制造環境為電路小型化提供了更多解決方案[7]。本文將在已有的晶圓級封裝芯片基礎上,使用FOWLP和芯片倒裝(FC)技術進行有機基板封裝(PBGA)封裝,利用國內成熟的封裝技術,在滿足性能指標的同時,使產品達到交付使用的標準,也可為該類型電路的小型化設計與制造提供參考。


本文詳細內容請下載:

http://www.viuna.cn/resource/share/2000006071


作者信息:

文永森,羅曦,杜映洪,劉勇,劉紹輝

(中國電子科技集團公司第五十八研究所,江蘇 無錫 214035)


Magazine.Subscription.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 亚洲黄色免费在线观看 | 最近2019中文免费字幕 | 国产三级全黄在线观看 | 国产精品视频全国免费观看 | 国产欧美一区二区三区在线 | 欧美国产91 | 日韩精品一区二区三区中文精品 | 一个人看的www免费观看视频 | 男女一级爽爽快视频 | 国产黄色的视频 | 久久九九精品一区二区 | 欧美在线 | 欧美 | 狠狠色噜噜狠狠狠狠97不卡 | 香蕉在线精品亚洲第一区 | 最近的免费中文字幕视频 | 久久综合草 | 最近的2019中文字幕免费一页 | 日本三日本三级香港三级 | 黄污视频网站 | 色视频在线观看在线播放 | 欧美伊人激情 | 老妇女毛片| 久青草国产在线视频_久青草免 | 欧美13一18成年性 | 黑人黄色毛片 | 久久精品国产亚洲精品2020 | 日本韩国欧美一区 | 波多野结衣 在线资源观看 波多野结衣 一区二区 | 理论片免费欧美片 | 日本高清www午色夜黄 | 亚洲精品国产手机 | a级免费看 | 国产一级免费在线观看 | 精品日韩二区三区精品视频 | 国产一级特黄高清在线大片 | 免费国产好深啊好涨好硬视频 | 欧美不卡在线视频 | 免费视频淫片aa毛片 | 亚洲成成熟老妇女 | 日韩毛片大全免费高清 | 精品一区二区三区中文 |